[发明专利]一种用于24维格莱调制的部分差分编解码方法及系统有效

专利信息
申请号: 201711437301.0 申请日: 2017-12-26
公开(公告)号: CN108155948B 公开(公告)日: 2019-08-13
发明(设计)人: 曾韬;李捷;孟利恒;杨奇;余少华 申请(专利权)人: 武汉邮电科学研究院
主分类号: H04B10/516 分类号: H04B10/516;H04B10/61
代理公司: 武汉智权专利代理事务所(特殊普通合伙) 42225 代理人: 彭程程
地址: 430074 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 调制 歧义 编解码 载波恢复 码字 向量 编码生成矩阵 差分编码数据 恢复原始数据 最大似然判决 相乘 相干光通信 编码数据 差分编码 差分解码 代数结构 接收数据 判决数据 信号加载 比特位 发送端 接收端 高维 码元 取反 输出 恢复
【权利要求书】:

1.一种用于24维格莱调制的部分差分编解码方法,其特征在于,包括:

在发送端,将数据每12bit分为一组,同一组内比特0在前;在每一组内,将比特0到比特4进行差分编码,比特5到比特11保持不变,得到12位的部分差分编码数据;使用所述12位的部分差分编码数据与格莱码编码生成矩阵相乘,得到24位的格莱码字;将所述24位的格莱码字转变为24维的格莱向量,用所述格莱向量分别调制连续的24个BPSK码元,将调制后的信号加载在光源发出的光中输出;

在接收端,当载波恢复发生歧义,得到的格莱向量被取反,通过最大似然判决恢复出12bit判决数据,对得到的12bit判决数据的比特0到比特4做差分解码,恢复出原始数据。

2.如权利要求1所述的用于24维格莱调制的部分差分编解码方法,其特征在于,在发送端,每一组数据记作W[n][11:0],其中n为组序号,得到的部分差分编码数据C12_T[n]的计算如下:

C12_T[n][0]=XOR(C12_T[n-1][4],W[n][0]);

C12_T[n][4:1]=XOR(C12_T[n][3:0],W[n][4:1]);

C12_T[n][11:5]=W[n][11:5];

其中,XOR表示逐比特异或,C12_T[n][0]表示比特0的部分差分编码数据,C12_T[n][4:1]表示比特1到比特4的部分差分编码数据,C12_T[n][11:5]表示比特5到比特11的部分差分编码数据。

3.如权利要求2所述的用于24维格莱调制的部分差分编解码方法,其特征在于,所述24位的格莱码字G24_T[n]的计算如下:

其中,式子内所有的加实际都为模2加,取值0或1。

4.如权利要求3所述的用于24维格莱调制的部分差分编解码方法,其特征在于:所述24位的格莱码字转变为24维的格莱向量GV24中,0变为1,1变为-1。

5.如权利要求3所述的用于24维格莱调制的部分差分编解码方法,其特征在于:对C12_T[n]的比特0到比特4取反,会使24位的格莱码字G24_T[n]中所有比特被取反。

6.如权利要求4所述的用于24维格莱调制的部分差分编解码方法,其特征在于,所述接收端格莱向量被取反后,依据此格莱向量判决得到的格莱码字G24_R[n]为:G24_R[0:23]=G24_T[0:23]XOR[1111 1111 1111 1111 1111 1111],对应恢复出的12bit判决数据为:

C12_R[n][0:11]=C12_T[n][0:11]XOR[1111 1000 0000]。

7.如权利要求6所述的用于24维格莱调制的部分差分编解码方法,其特征在于,对12bit判决数据的比特0到比特4做差分解码的计算为:

W_R[n][0]=XOR(C12_R[n][0],C12_R[n-1][4])

W_R[n][4:1]=XOR(C12_R[n][4:1],C12_R[n][3:0])

W_R[n][11:5]=C12_R[n][11:5]。

8.一种基于权利要求1-7任一项所述方法的用于24维格莱调制的部分差分编解码系统,包括发送端和接收端,其特征在于,

发送端包括:

分组模块,用于将待发送的数据每12bit分为一组,同一组内比特0在前;

差分编码模块,用于对每一组中比特0到比特4部分进行差分编码;

矩阵模块,用于将所述部分差分编码数据与格莱码编码生成的矩阵相乘,得到24位的格莱码字;

转换模块,用于将所述24位的格莱码字转变为24维的格莱向量;

调制模块,用于通过所述格莱向量分别调制连续的24个BPSK码元,将调制后的信号加载在光源发出的光中输出;

接收端包括:

自适应均衡模块,用于均衡收到的光信号;

频差恢复模块,用于恢复BPSK信号的频率差;

相差恢复模块,用于恢复BPSK信号的相位差;

判决模块,用于对信号进行最大似然判决;

解码模块,用于对得到的判决数据的比特0到比特4做差分解码,比特5到比特11保持不变,恢复出原始数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉邮电科学研究院,未经武汉邮电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201711437301.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top