[发明专利]基于集成电路的可重构架构及实现方法有效
申请号: | 201711377323.2 | 申请日: | 2017-12-19 |
公开(公告)号: | CN108182167B | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | 张艺;朱洪雨;刘青;张东来 | 申请(专利权)人: | 深圳市航天新源科技有限公司;深圳航天科技创新研究院 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 深圳市科吉华烽知识产权事务所(普通合伙) 44248 | 代理人: | 孙伟 |
地址: | 518000 广东省深圳市南山区科*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 集成电路 构架 实现 方法 | ||
1.一种基于集成电路的可重构架构,其特征在于,包括:
位于第一层的上级监控电路、位于第二层的两级三冗余电路,以及位于底层的选通电路和输出电路;其中,所述上级监控电路用于对系统的故障诊断、控制、调配和重构;所述两级三冗余电路包括电路级和模块级的三冗余设计,用于处理高速运算、通信和测控;所述选通电路受所述上级监控电路的选通信号控制,选通当前工作的输出为送入所述输出电路的量;
所述两级三冗余电路为SRAM型FPGA,包括三个相互冗余的电路,分别记COPY1、COPY2、COPY3,每个COPY内包含FPGA和AD转换电路,当前工作的COPY由上级监控电路CS指令进行片选。
2.根据权利要求1所述的基于集成电路的可重构架构,其特征在于,所述上级监控电路为反熔丝FPGA或者专用集成电路ASIC。
3.根据权利要求1所述的基于集成电路的可重构架构,其特征在于,所述两级三冗余电路为DSP。
4.根据权利要求1所述的基于集成电路的可重构架构,其特征在于,所述输出电路采用DA+接口电路的形式输出,或者,采用驱动电路和遥控电路的形式输出。
5.根据权利要求1-4中任一项所述的基于集成电路的可重构架构,其特征在于,所述底层还包括直接遥测电路。
6.一种基于集成电路的可重构架构实现方法,其特征在于,包括以下步骤:
通过上级监控电路对系统的故障诊断、控制、调配和重构;
通过两级三冗余电路对系统处理高速运算、通信和测控,所述两级三冗余电路为SRAM型FPGA,包括三个相互冗余的电路,分别记COPY1、COPY2、COPY3,每个COPY内包含FPGA和AD转换电路,当前工作的COPY由上级监控电路CS指令进行片选;
通过选通电路响应所述上级监控电路的选通信号控制,选通当前工作的输出为送入输出电路的量。
7.根据权利要求6所述的基于集成电路的可重构架构实现方法,其特征在于,所述两级三冗余电路为SRAM型FPGA,所述方法还包括:
通过FPGA状态量的反馈,以及上级监控电路实现监控和调度,以最终计算结果作为评断FPGA故障的依据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市航天新源科技有限公司;深圳航天科技创新研究院,未经深圳市航天新源科技有限公司;深圳航天科技创新研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711377323.2/1.html,转载请声明来源钻瓜专利网。