[发明专利]集成电路芯片装置及相关产品有效
申请号: | 201711347408.6 | 申请日: | 2017-12-14 |
公开(公告)号: | CN109961137B | 公开(公告)日: | 2020-10-09 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 中科寒武纪科技股份有限公司 |
主分类号: | G06N3/063 | 分类号: | G06N3/063 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 郝传鑫;熊永强 |
地址: | 100000 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 集成电路 芯片 装置 相关 产品 | ||
1.一种集成电路芯片装置,其特征在于,所述集成电路芯片装置包括:主处理电路以及多个基础处理电路;所述主处理电路与所述基础处理电路连接;所述主处理电路还包括:数据发送电路、数据接收电路、接口;所述数据发送电路还包括:数据分发电路和数据广播电路;
所述数据广播电路将广播数据以广播形式发送至每个基础处理电路;
所述数据分发电路,用于将分发数据有选择的发送给部分基础处理电路;
所述基础处理电路包括:数据类型运算电路;所述数据类型运算电路,用于执行浮点类型数据与定点类型数据之间的转换;
所述主处理电路,用于执行神经网络运算中的各个连续的运算以及向所述多个基础处理电路传输数据;
所述多个基础处理电路,用于依据所述传输数据的运算控制是否启动所述数据类型运算电路对所述传输数据的类型执行转换;依据所述传输数据或转换后的传输数据以并行方式执行神经网络中的运算,并将运算结果传输给所述主处理电路。
2.根据权利要求1所述的装置,其特征在于,
所述装置还包括分支电路,所述分支电路设置在所述主处理电路与多个基础处理电路之间,用于在所述主处理电路与所述多个基础处理电路之间转发传输数据。
3.根据权利要求1所述的集成电路芯片装置,其特征在于,
所述主处理电路,用于获取待计算的数据块以及运算指令,依据该运算指令对所述待计算的数据块划分成分发数据块以及广播数据块;对所述分发数据块进行拆分处理得到多个基本数据块,将所述多个基本数据块分发至与其连接的电路,将所述广播数据块广播至与其连接的电路;
所述基础处理电路,用于依据所述运算启动所述基础处理电路对所述基本数据块与所述广播数据块转换成定点数据类型,以定点数据类型执行内积运算得到定点数据类型的运算结果,启动所述数据类型运算电路将所述定点数据类型的运算结果转换成浮点数据类型的运算结果发送至主处理电路;
所述主处理电路,用于对所述浮点类型的运算结果处理得到所述待计算的数据块以及运算指令的指令结果。
4.根据权利要求3所述的集成电路芯片装置,其特征在于,
所述主处理电路,具体用于将所述广播数据块通过一次广播至所述多个基础处理电路。
5.根据权利要求3所述的集成电路芯片装置,其特征在于,
所述主处理电路,具体用于将所述广播数据块分成多个部分广播数据块,将所述多个部分广播数据块通过多次广播至所述多个基础处理电路。
6.根据权利要求5所述的集成电路芯片装置,其特征在于,
所述基础处理电路,具体用于将所述部分广播数据块与所述基本数据块以定点类型执行一次内积处理后得到内积处理结果,将所述内积处理结果累加得到部分运算结果,将所述部分运算结果转换成浮点类型发送至所述主处理电路。
7.根据权利要求5所述的集成电路芯片装置,其特征在于,
所述基础处理电路,具体用于复用n次该部分广播数据块以定点数据类型执行该部分广播数据块与n个基本数据块内积运算得到定点数据类型的n个部分处理结果,将定点数据类型的n个部分处理结果转换成浮点类型的n个部分处理结果,将浮点类型的n个部分处理结果分别累加后得到n个部分运算结果,将所述n个部分运算结果发送至所述主处理电路,所述n为大于等于2的整数。
8.根据权利要求1所述的集成电路芯片装置,其特征在于,
所述主处理电路包括:主寄存器或主片上缓存电路;
或所述基础处理电路包括:基本寄存器或基本片上缓存电路。
9.根据权利要求8所述的集成电路芯片装置,其特征在于,
所述主处理电路包括:向量运算器电路、算数逻辑单元电路、累加器电路、矩阵转置电路、直接内存存取电路、数据类型运算电路或数据重排电路中的一种或任意组合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科寒武纪科技股份有限公司,未经中科寒武纪科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711347408.6/1.html,转载请声明来源钻瓜专利网。