[发明专利]线圈电子组件及制造该线圈电子组件的方法有效
申请号: | 201711211695.8 | 申请日: | 2017-11-28 |
公开(公告)号: | CN108630406B | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 金真晟;申成湜 | 申请(专利权)人: | 三星电机株式会社 |
主分类号: | H01F27/28 | 分类号: | H01F27/28;H01F41/04 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 金光军;马金霞 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 线圈 电子 组件 制造 方法 | ||
1.一种线圈电子组件,包括:
主体;
线圈图案,沿堆叠方向堆叠并且嵌在主体中;
外电极,设置在所述主体的在所述堆叠方向上的侧表面上,连接到所述线圈图案中的相应的线圈图案并且在所述主体的上表面和下表面上延伸,
其中,所述主体包括基层和设置在所述基层上的堆积层,所述堆积层分别覆盖所述线圈图案,所述下表面为所述基层的外表面,所述上表面为所述堆积层中的最上部的一个堆积层的外表面,
所述堆积层具有与所述基层的烧结性能不同的烧结性能,
所述基层的烧结密度比包括设置在所述线圈图案之间且在所述堆叠方向上将所述线圈图案彼此分开的部分的所述堆积层的至少一部分的烧结密度高,并且
在界定每个线圈图案和将所述线圈图案嵌入的相应的堆积层的截面的矩形中,所述线圈图案中的每个线圈图案的导电部分的面积为界定每个线圈图案和将所述线圈图案嵌入的相应的堆积层的截面的矩形的总面积的至少80%。
2.如权利要求1所述的线圈电子组件,其中,所述基层与所述堆积层之间的界面与所述多个线圈图案中的设置在最下部的线圈图案的底表面共面。
3.如权利要求1所述的线圈电子组件,其中,所述基层和所述堆积层包括铁氧体成分。
4.如权利要求1所述的线圈电子组件,其中,所述基层和所述堆积层由相同的材料形成。
5.如权利要求1所述的线圈电子组件,所述线圈电子组件还包括:
导电过孔,贯穿所述堆积层并且连接所述多个线圈图案中的相邻的线圈图案。
6.如权利要求1所述的线圈电子组件,其中,所述线圈电子组件的外部形状为矩形,长度为6mm或更小,宽度为3mm或更小。
7.如权利要求1所述的线圈电子组件,其中,所述多个线圈图案中的每个线圈图案的截面具有大体矩形形状。
8.一种制造线圈电子组件的方法,包括:
设置基层;
在所述基层上形成线圈图案;
通过在所述基层上涂敷陶瓷膏以覆盖所述线圈图案而形成堆积层;
在所述堆积层上形成另外的线圈图案;
在所述另外的线圈图案上形成另外的堆积层;及
烧结所述基层、所述线圈图案和所述堆积层,
其中,主体包括所述基层和所述堆积层,所述基层的外表面为所述主体的下表面,所述堆积层中的最上部的一个堆积层的外表面为所述主体的上表面,
所述堆积层具有与所述基层的烧结性能不同的烧结性能,
所述基层的烧结密度比包括设置在所述线圈图案之间且在所述堆叠方向上将所述线圈图案彼此分开的部分的所述堆积层的至少一部分的烧结密度高,
在界定每个线圈图案和将所述线圈图案嵌入的相应的堆积层的截面的矩形中,所述线圈图案中的每个线圈图案的导电部分的面积为界定每个线圈图案和将所述线圈图案嵌入的相应的堆积层的截面的矩形的总面积的至少80%。
9.如权利要求8所述的制造线圈电子组件的方法,其中,所述堆积层具有比所述基层的粘度高的粘度。
10.如权利要求8所述的制造线圈电子组件的方法,其中,所述基层为陶瓷生片。
11.如权利要求8所述的制造线圈电子组件的方法,其中,在形成所述堆积层与烧结的步骤之间,不执行对所述基层、所述线圈图案和所述堆积层的单独的压制工艺。
12.如权利要求8所述的制造线圈电子组件的方法,其中,每个线圈图案的截面具有大体矩形形状。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电机株式会社,未经三星电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711211695.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:铁芯
- 下一篇:一种叠层片式电感及其制备工艺