[发明专利]一种GOA电路及液晶显示装置有效
申请号: | 201711210363.8 | 申请日: | 2017-11-24 |
公开(公告)号: | CN107799088B | 公开(公告)日: | 2020-09-04 |
发明(设计)人: | 陈帅 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 钟子敏 |
地址: | 518006 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 goa 电路 液晶 显示装置 | ||
1.一种GOA电路,包括级联设置的多个GOA子电路,每一级GOA子电路包括上拉控制电路、上拉电路、级传电路、下拉电路、自举电容以及下拉维持电路,其特征在于,
所述上拉电路包括第一时钟信号输入端、第一栅极控制信号输入端以及扫描信号输出端(GN),所述级传电路包括第二时钟信号输入端、第二栅极控制信号输入端以及级传信号输出端(STN),所述上拉控制电路与所述第一栅极控制信号输入端和所述第二栅极控制信号输入端耦接于第一公共点(QN),所述自举电容耦接于所述第一公共点(QN)和所述扫描信号输出端(GN)之间,所述下拉维持电路耦接所述第一公共点(QN)以及所述扫描信号输出端(GN);
所述下拉电路包括:
第一晶体管(T41),其源极耦接所述第一公共点(QN),其漏级耦接参考低电位信号输入端(VSS);
第二晶体管(T31),其源极耦接所述扫描信号输出端(GN),其漏级耦接所述参考低电位信号输入端(VSS);
其中,每相邻X级GOA子电路的时钟信号输入端由X路时钟信号依次驱动;
同一路时钟信号驱动的部分多级GOA子电路中,对其相邻两级GOA子电路的第一晶体管(T41)的栅极、第二晶体管(T31)的栅极交替输入第一下拉控制信号和第二下拉控制信号,以使每一级GOA子电路的下拉电路在所述扫描信号输出端(GN)输出之后,下拉所述第一公共点(QN)和所述扫描信号输出端(GN)的电位,X≥2;
其中,两路下拉控制信号交替的下拉所述同一路时钟信号驱动的GOA子电路;
其中,当所述X=2时,所述第一下拉控制信号和所述第二下拉控制信号的占空比为25%,所述第二下拉控制信号的上升沿比所述第一下拉控制信号的上升沿延后1/2个周期。
2.根据权利要求1所述的GOA电路,其特征在于,
所述X=2;
X路时钟信号包括第一时钟信号(CK1)和第二时钟信号(CK2),所述第一时钟信号(CK1)和所述第二时钟信号(CK2)的占空比为50%,所述第一时钟信号(CK1)和所述第二时钟信号(CK2)的高低电位相反。
3.根据权利要求1所述的GOA电路,其特征在于,
所述上拉电路包括第三晶体管(T21),所述第三晶体管(T21)的源极耦接所述第一时钟信号输入端,栅极耦接所述第一栅极控制信号输入端,漏极耦接所述扫描信号输出端(GN)。
4.根据权利要求1所述的GOA电路,其特征在于,
所述级传电路包括第四晶体管(T22),所述第四晶体管(T22)的源极耦接所述第二时钟信号输入端,栅极耦接所述第二栅极控制信号输入端,漏极耦接所述级传信号输出端(STN)。
5.根据权利要求1所述的GOA电路,其特征在于,
所述上拉控制电路包括第五晶体管(T11),所述第五晶体管(T11)的栅极耦接前一级GOA子电路的级传信号输出端(STN-1),源极耦接前一级GOA子电路的扫描信号输出端(GN-1),漏极耦接所述第一公共点(QN)。
6.根据权利要求1所述的GOA电路,其特征在于,
所述下拉维持电路包括第一下拉维持电路和第二下拉维持电路;
所述第一下拉维持电路和第二下拉维持电路在所述扫描信号输出端(GN)处于非驱动时间时,交替地将所述第一公共点(QN)的电位和所述扫描信号输出端(GN)的电位拉低至低电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711210363.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种GOA电路及显示装置
- 下一篇:像素电路和显示装置