[发明专利]一种处理高速数据的设备和方法在审

专利信息
申请号: 201711191802.5 申请日: 2017-11-24
公开(公告)号: CN107846284A 公开(公告)日: 2018-03-27
发明(设计)人: 陈钰龙;周爱明;王大波;梁活强;闲新仔;雷龙云;周柳奇 申请(专利权)人: 广东惠利普路桥信息工程有限公司
主分类号: H04L12/02 分类号: H04L12/02;H04L12/10;H04L29/08
代理公司: 北京中济纬天专利代理有限公司11429 代理人: 袁艳君
地址: 528400 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 处理 高速 数据 设备 方法
【说明书】:

技术领域

发明及数据处理范围,具体是一种处理高速数据的设备和方法。

背景技术

数据是对事实、概念或指令的一种表达形式,可由人工或自动化装置进行处理。数据经过解释并赋予一定的意义之后,便成为信息,数据处理是对数据的采集、存储、检索、加工、变换和传输,数据处理的基本目的是从大量的、可能是杂乱无章的、难以理解的数据中抽取并推导出对于某些特定的人们来说是有价值、有意义的数据,数据处理是系统工程和自动控制的基本环节,数据处理贯穿于社会生产和社会生活的各个领域,数据处理技术的发展及其应用的广度和深度,极大地影响着人类社会发展的进程。

目前的数据处理设备主要通过数据传输系统实现数据的交换和传输,现代的数据处理设备中的FGPA芯片主要根据内置程序执行数据交换传输,而FGPA芯片主要根据需求定制设计,只能适用于特定的传输场景,一旦数据传输场景发生改变,则需要对处理设备中的FPGA芯片跟新,更改FPGA芯片的内置程序,可以看出,现有的FGPA芯片的内置程序操作非常麻烦,使得数据传输处理系统的适用性大大降低,另外现代的数据处理设备一般都是通过电源直接供电,电源产生的电流信号直接传输给数据处理传输设备,这种情况下电流信号容易发生波动,从而对设备的正常工作运行造成较大的影响。

为此,针对上述背景技术中提出的问题,本领域技术人员提出了一种新型的高速输出处理设备和方法。

发明内容

本发明的目的在于提供一种处理高速数据的设备和方法,以解决上述背景技术中提出的问题。

为实现上述目的,本发明提供如下技术方案:

一种处理高速数据的设备,包括数据交换接口、CPU、第一FPGA芯片、第二FPGA芯片和供电系统,所述第二FGPA芯片与第一FGPA芯片相接,第二FGPA芯片加载有FGPA程序;所述CPU1分别与第一FPGA芯片和第二FPGA芯片相接;所述供电系统通过降噪电路分别与CPU、第一FPGA芯片和第二FPGA芯片连接,降噪电路包括初级滤波电路、功率放大电路和尾端滤波电路组成;所述初级滤波电路为由第一电感和第一电容构成的第一RC滤波电路;所述尾端滤波电路包括第二电感和第二电容组成的第二RC滤波电路、第三电感和第三电容组成的第三RC滤波电路与第四电感和第四电容组成的第四滤波RC电路;所述功率放大电路包括三极管,三极管的集电极通过第一电阻连接有电源,三极管的基极与第一RC滤波电路的输出节点连接,三极管的集电极通过第三电阻与第二RC滤波电路的输出节点连接。

进一步的,所述数据交换接口设置有多个。

进一步的,所述第二RC滤波电路、第三RC滤波电路和第四RC滤波电路依次串联而成。

进一步的,所述三极管通过第二电阻接地。

一种处理高速数据的方法,其特征在于,步骤包括:

S1:数据输入;

S2:数据处理;

S3:数据输出与储存。

进一步的,所述数据的输入与输出均通过数据交换接口完成。

进一步的,所述数据存储通过云存储客户端,云存储客户端接收前端设备收集的数据,将所采集的数据写入到云存储集群,云存储集群包括多个数据节点,该步骤包括:云存储客户端将收集的数据写入到数据节点,数据节点将所采集的数据直接写入到硬盘内,即可完成数据的储存。

与现有技术相比,本发明的有益效果是:通过设置第二FPGA芯片作为第一FPGA芯片加载FPGA程序的桥梁,在CPU1控制第二FPGA芯片为第一FPGA芯片加载FPGA程序后,可以实现第一FPGA芯片内置FPGA程序的更新,使得第一FPGA芯片在与数据交换接口进行数据传输的时候,可以根据不同的数据传输场景,通过第二FPGA芯片和CPU1实现相应FPGA程序的加载,可以实现在数据交换传输的时候,无需将第一FPGA芯片进行返厂更新,便捷的实现第一FPGA芯片内FPGA程序的更新,在供电的时候,通过初级滤波电路可以保证电流信号的稳定性,避免电流出现大跳跃的现象,经过功率放大电路处理的电流通过尾端滤波电路可以得到相对功率稳定、平滑的电流信号,可以为整个数据处理系统提供稳定的供电,本发明数据的输入和输出通过数据交换接口完成,数据通过CPU、第一FPGA芯片和第二FPGA芯片的配合进行处理,数据的处理速度得到极大提高,同时供电系统为CPU、第一FPGA芯片和第二FPGA供电,数据输入、处理、存储和输出的正常进行。

附图说明

图1为处理高速数据的设备的结构示意图。

图2为处理高速数据的设备中降噪电路的电路原理框图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东惠利普路桥信息工程有限公司,未经广东惠利普路桥信息工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201711191802.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top