[发明专利]复位信号的处理电路有效
申请号: | 201711105742.0 | 申请日: | 2017-11-10 |
公开(公告)号: | CN109283990B | 公开(公告)日: | 2021-08-17 |
发明(设计)人: | 鍾炳荣;包天雯;刘男荣 | 申请(专利权)人: | 义隆电子股份有限公司 |
主分类号: | G06F1/24 | 分类号: | G06F1/24;H03K17/22 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 梁挥;许志影 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 复位 信号 处理 电路 | ||
1.一种复位信号的处理电路,其特征在于,该处理电路设置于一集成电路装置内部,该处理电路经由一复位端接收该复位信号,该处理电路包括:
一多工器,具有一输出端、一第一输入端以及一第二输入端,该多工器根据一选择信号使该输出端连接该第一输入端或该第二输入端;
一反相器,耦接于该多工器的该第二输入端;以及
一切换单元,耦接于该复位端,用来接收该复位信号并且根据该选择信号将该复位端连接该多工器的该第一输入端或该反相器。
2.如权利要求1所述的处理电路,其特征在于,该选择信号由一选择信号产生单元提供,该选择信号产生单元包含有:
一第一电阻,包含有一第一端与一第二端,该第一端耦接一电压源;
一第一晶体管,包含有一第一端,耦接于该第一电阻的该第二端,一第二端,用以接收一控制信号,以控制该第一晶体管导通或关闭,以及一第三端,耦接于该多工器以及该切换单元,用以提供该选择信号;以及
一电性接点,连接该第一晶体管的该第三端,该电性接点连接至一地端或浮接。
3.如权利要求2所述的处理电路,其特征在于,该电性接点为一焊垫或一接脚。
4.如权利要求1所述的处理电路,其特征在于,该选择信号由一选择信号产生单元提供,该选择信号产生单元包含有:
一电阻,连接至一电压源;
一熔丝,该熔丝的一端连接该多工器与该切换单元,另一端可选择地连接该电阻或地端。
5.如权利要求1所述的处理电路,其特征在于,该选择信号产生单元包含有:
一电压检测元件,耦接于该复位端、该多工器以及该切换单元,用来检测该复位端的电压电平并据以产生该选择信号。
6.如权利要求1所述的处理电路,其特征在于,该切换单元包含有:
一第一开关,耦接于该复位端与该多工器的该第一输入端之间;以及
一第二开关,耦接于该复位端与该反相器的一输入端之间。
7.如权利要求6所述的处理电路,其特征在于,该第一开关为一CMOS传输门或一NMOS晶体管。
8.如权利要求7所述的处理电路,其特征在于,该CMOS传输门包含有:
一第一PMOS晶体管,其中该第一PMOS晶体管的漏极耦接于该复位端,该第一PMOS晶体管的栅极耦接于一电压源,以及该第一PMOS晶体管的源极耦接于该多工器的该第一输入端;以及
一第一NMOS晶体管,其中该第一NMOS晶体管的漏极耦接于该复位端,该第一NMOS晶体管的栅极接收该选择信号,以及该第一NMOS晶体管的源极耦接于该多工器的该第一输入端。
9.如权利要求7所述的处理电路,其特征在于,该处理电路另包含有一第一反相器,该第一反相器的输入端接收该选择信号,以及该CMOS传输门包含有:
一第二PMOS晶体管,其中该第二PMOS晶体管的漏极耦接于该复位端,该第二PMOS晶体管的栅极耦接于该第一反相器的一输出端,以及该第二PMOS晶体管的源极耦接于该多工器的该第一输入端;以及
一第二NMOS晶体管,其中该第二NMOS晶体管的漏极耦接于该复位端,该第二NMOS晶体管的栅极接收该选择信号,以及该第二NMOS晶体管的源极耦接于该多工器的该第一输入端。
10.如权利要求6所述的处理电路,其特征在于,该第二开关为一CMOS传输门或一PMOS晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于义隆电子股份有限公司,未经义隆电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711105742.0/1.html,转载请声明来源钻瓜专利网。