[发明专利]基于流水线结构的安全处理器在审
申请号: | 201711082754.6 | 申请日: | 2017-11-06 |
公开(公告)号: | CN109753827A | 公开(公告)日: | 2019-05-14 |
发明(设计)人: | 汪家祥;吴亚坤;于柏森;李晗璐 | 申请(专利权)人: | 中天安泰(北京)信息技术有限公司 |
主分类号: | G06F21/71 | 分类号: | G06F21/71 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100166 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 安全处理器 核心流水线 旁路 审核 流水线结构 指令 处理器核心 新型处理器 计算设备 内部设置 审核结果 高效性 处理器 并行 判定 架构 干预 保证 | ||
1.一种安全处理器,该安全处理器的内部设置有流水线结构的处理器核心,其特征在于,在核心流水线上设置有与所述核心流水线并行工作的旁路审核逻辑电路;
所述旁路审核逻辑电路用于对所述核心流水线上处理的指令进行审核,并利用审核结果判定该指令在所述核心流水线上是否允许提交。
2.根据权利要求1所述的安全处理器,其特征在于,所述核心流水线至少包含译码逻辑电路、以及流水级位于所述译码逻辑电路之后的提交逻辑电路;
所述旁路审核逻辑电路被配置为旁路架设在所述核心流水线上的所述译码逻辑电路与所述提交逻辑电路之间的位置。
3.根据权利要求2所述的安全处理器,其特征在于,所述核心流水线上还包括位于所述译码逻辑电路与所述提交逻辑电路之间的重排序缓冲逻辑电路;
所述旁路审核逻辑电路的输入接口被配置在所述译码逻辑电路的输出接口上,所述旁路审核逻辑电路的输出接口被配置在所述重排序缓冲逻辑电路的输入接口上。
4.根据权利要求2或3所述的安全处理器,其特征在于,所述旁路审核逻辑电路,具体包括:指令比对单元,用于利用基准值对输入的指令值进行比对,输出比对结果;存储单元,用于向所述指令比对单元提供所述基准值。
5.根据权利要求4所述的安全处理器,其特征在于,所述旁路审核逻辑电路,还包括:指令筛选单元,用于从所述核心流水线上获取经过译码后的指令信息,将指定类型的指令值输出给所述指令比对单元。
6.根据权利要求4所述的安全处理器,其特征在于,所述存储单元预留有提供操作系统写入所述基准值的软件接口。
7.根据权利要求4所述的安全处理器,其特征在于,所述存储单元为处理器缓存或寄存器集合。
8.根据权利要求4所述的安全处理器,其特征在于,所述指令值为以下之一或任意组合:源地址、操作数、操作码。
9.根据权利要求4所述的安全处理器,其特征在于,所述指令比对单元输出比对结果的表现为对目标指令置标志位,以指示该指令禁止或允许提交。
10.一种计算设备,其特征在于,该计算设备被配置有如权利要求1所述的安全处理器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中天安泰(北京)信息技术有限公司,未经中天安泰(北京)信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711082754.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:动态电子印章的签名方法和系统
- 下一篇:微处理器