[发明专利]通信终端及其通信方法在审
申请号: | 201711055622.4 | 申请日: | 2017-10-31 |
公开(公告)号: | CN108023610A | 公开(公告)日: | 2018-05-11 |
发明(设计)人: | 唐彦波 | 申请(专利权)人: | 捷开通讯(深圳)有限公司 |
主分类号: | H04B1/401 | 分类号: | H04B1/401 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 518052 广东省深圳市南山区西丽街道中山园*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 通信 终端 及其 方法 | ||
1.一种通信终端,其特征在于,所述通信终端基于通用处理器,包括相互连接的基带板卡以及射频板卡,基带板卡包括多核处理器,射频板卡包括相互连接的射频收发器和现场可编程门阵列FPGA,其中,所述射频收发器用于信号的发送和接收;所述FPGA包括信道解码单元,所述信道解码单元用于在所述多核处理器的使用率超过设定值时对所述射频收发器接收到的信号进行信道解码处理。
2.根据权利要求1所述的通信终端,其特征在于,所述射频收发器单通道频带带宽至少为80MHZ。
3.根据权利要求1或2所述通信终端,其特征在于,所述射频收发器为AD9371。
4.根据权利要求1或2所述通信终端,其特征在于,所述多核处理器为8核处理器。
5.根据权利要求1或2所述的通信终端,其特征在于,所述基带板卡包括第一子基带板卡和第二子基带板卡,所述第一子基带板卡和第二子基带板卡通过所述数据总线连接;所述第一子基带板卡包括所述多核处理器,所述第二子基带板卡包括第二FPGA,
所述第二FPGA包括信道解码单元,所述信道解码单元用于在所述多核处理器的使用率超过设定值时对所述射频收发器接收到的信号进行信道解码处理;
所述射频板卡上的FPGA用于在所述多核处理器的使用率超过设定值时对所述所述射频收发器接收到的信号进行处理。
6.根据权利要求5所述的通信终端,其特征在于,所述射频板卡上的FPGA具体用于在所述多核处理器的使用率超过设定值时对所述接收的信号进行快速傅里叶变换或快速傅里叶逆变换处理。
7.根据权利要求1所述的通信终端,其特征在于,所述基带板卡和所述射频板卡通过数据总线连接。
8.根据权利要求1所述的通信终端,其特征在于,所述多核处理器运行的数字信号协议栈为LTE或5G的协议栈。
9.一种通信终端的通信方法,其特征在于,所述通信终端基于通用处理器,所述通信终端包括相互连接的基带板卡以及射频板卡,基带板卡包括多核处理器,射频板卡包括相互连接的射频收发器和现场可编程门阵列FPGA,通信方法包括:
所述通信终端通过所述射频收发器接收信号;
判断所述通信终端的多核处理器当前的使用率是否超过设定值;
如果所述多核处理器当前的使用率超过所述设定值,通过所述现场可编程门阵列FPGA对所述信号进行处理。
10.根据权利要求9所述的通信方法,其特征在于,所述基带板卡包括第一子基带板卡和第二子基带板卡,所述第一子基带板卡和第二子基带板卡通过所述数据总线连接;所述第一子基带板卡包括所述多核处理器,所述第二子基带板卡包括第二FPGA;所述如果所述多核处理器当前的使用率超过所述设定值,通过所述射频板卡的现场可编程门阵列FPGA对所述信号进行处理的步骤具体包括:
如果所述多核处理器当前的使用率超过所述设定值,通过所述第二FPGA对所述信号进行信道解码处理;通过所述射频板卡的现场可编程门阵列FPGA的FFT模块对所述信号进行快速傅里叶变换处理或快速傅里叶逆变换处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于捷开通讯(深圳)有限公司,未经捷开通讯(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711055622.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有垂直间隔开的部分包封的接触结构的封装体
- 下一篇:一种新型的容器清洁设备