[发明专利]存储器装置及其操作方法有效
| 申请号: | 201711013055.6 | 申请日: | 2017-10-26 |
| 公开(公告)号: | CN108511010B | 公开(公告)日: | 2021-12-24 |
| 发明(设计)人: | 李熙烈 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C7/12 | 分类号: | G11C7/12;G11C8/08;G11C8/18 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;刘久亮 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 装置 及其 操作方法 | ||
1.一种存储器装置,该存储器装置包括:
存储器块,该存储器块联接至在第一选择线与第二选择线之间彼此平行布置的多条字线,其中,所述字线联接至存储器单元,所述第一选择线联接至第一选择晶体管,并且所述第二选择线联接至第二选择晶体管;
外围电路,所述外围电路将验证电压和流通电压供应给所述第一选择线、所述第二选择线和所述字线,选择性地使所述第一选择线、所述第二选择线和所述字线放电,并且验证联接至所述字线中的所选字线的所述存储器单元;以及
控制逻辑,该控制逻辑控制所述外围电路以使得在验证所述存储器单元之后所述所选字线、未选字线以及所述第一选择线和所述第二选择线的电位彼此相同,并且在使所述所选字线和未选字线放电之后使所述第一选择线和所述第二选择线放电。
2.根据权利要求1所述的存储器装置,其中,当验证所述存储器单元时,所述外围电路将所述验证电压施加至所述所选字线并将所述流通电压施加至所述未选字线以及所述第一选择线和所述第二选择线。
3.根据权利要求2所述的存储器装置,其中,所述验证电压被设定为低于所述流通电压。
4.根据权利要求1所述的存储器装置,其中,在验证所述存储器单元之后,所述控制逻辑控制所述外围电路增大所述所选字线的电位。
5.根据权利要求4所述的存储器装置,其中,在验证所述存储器单元之后,所述控制逻辑控制所述外围电路将所述流通电压施加至所述所选字线、所述未选字线以及所述第一选择线和所述第二选择线。
6.根据权利要求1所述的存储器装置,其中,所述字线被分成多个组。
7.根据权利要求6所述的存储器装置,其中,在包括所述所选字线的组中的未选字线放电的同时使所述所选字线放电。
8.根据权利要求6所述的存储器装置,其中,在所述第一选择线和所述第二选择线放电之前,所述控制逻辑控制所述外围电路根据各个组使所述字线顺序地放电。
9.根据权利要求8所述的存储器装置,其中,所述外围电路按照执行编程操作的次序使包括在所述多个组中的所述字线顺序地放电。
10.根据权利要求8所述的存储器装置,其中,所述外围电路使所述多个组当中包括在同一组中的所述字线同时放电。
11.根据权利要求8所述的存储器装置,其中,所述外围电路按照相同的时间间隔使包括在所述多个组中的所述字线顺序地放电,或者通过将至少一个时间间隔设定为不同于其余时间间隔来使包括在所述多个组中的所述字线顺序地放电。
12.根据权利要求8所述的存储器装置,其中,所述外围电路通过增大或减小时间间隔来使包括在所述多个组中的所述字线顺序地放电。
13.根据权利要求1所述的存储器装置,其中,所述存储器块还包括:
布置在所述第一选择线和所述字线之间的第一虚拟线;以及
布置在所述第二选择线和所述字线之间的第二虚拟线。
14.根据权利要求13所述的存储器装置,其中,所述外围电路控制施加至所述第一虚拟线和所述第二虚拟线的电压与施加至所述第一选择线和所述第二选择线的电压相同。
15.根据权利要求13所述的存储器装置,其中,在使所述所选字线和未选字线放电之后,所述外围电路使所述第一虚拟线和所述第二虚拟线放电。
16.根据权利要求13所述的存储器装置,其中,当使所述所选字线和未选字线放电时,所述外围电路分阶段使所述第一虚拟线和所述第二虚拟线放电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711013055.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器电源供给电路、控制装置以及存储器电源供给方法
- 下一篇:动态选通时序





