[发明专利]相位差推定装置以及具有该相位差推定装置的通信设备有效
申请号: | 201710970972.7 | 申请日: | 2017-10-18 |
公开(公告)号: | CN107968704B | 公开(公告)日: | 2019-03-01 |
发明(设计)人: | 名嘉真朝将 | 申请(专利权)人: | 发那科株式会社 |
主分类号: | H04L7/033 | 分类号: | H04L7/033 |
代理公司: | 北京银龙知识产权代理有限公司 11243 | 代理人: | 曾贤伟;范胜杰 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相位差 推定 装置 以及 具有 通信 设备 | ||
本发明提供一种相位差推定装置以及具有该相位差推定装置的通信设备。相位差推定装置具有:恢复部,其从所输入的通信数据中分离并输出恢复数据和恢复时钟;相位差零检测部,其检测所生成的处理时钟与恢复时钟的相位差为零的时刻;同步码检测部,其使用恢复时钟来检测恢复数据所包含的同步码;相位差计算部,其使用第二时钟产生次数相对于第一时钟产生次数之比,求出同步码与处理时钟的相位差,其中,第一时钟产生次数是从由相位差零检测部检测出的相位差为零的第一时刻起到下一相位差为零的第二时刻为止的处理时钟的产生次数,第二时钟产生次数是从第一时刻起到由同步码检测部检测同步码的第三时刻为止的处理时钟的产生次数。
技术领域
本发明涉及求出所输入的通信数据所包含的同步码与处理时钟的相位差的相位差推定装置以及通信设备。
背景技术
以往,提出了取得主设备与从属设备的同步的方法。但是,在从属设备从主设备接收到的通信数据与从属设备的处理时钟之间存在相位差,该相位差成为主设备与从属设备的同步误差。
作为消除相位差造成的主设备与从属设备的同步误差的技术,例如在专利文献1中公开了进行通信设备间的时刻同步这样的系统。具体来说,该系统从主设备经由通信线路向从属设备发送用于时刻同步的通信数据。从属设备在用于该时刻同步的通信数据通过从属设备内的时钟域边界时,通过CDR(Clock Data Recovery:时钟数据恢复)测定通信数据的相位与移动目的地时钟域的时钟信号的相位之相位差。通过这样设定,从属设备可以通过测定出的相位差来进行从属设备的时刻校正。
作为与本发明相关联的技术,在专利文献2中公开了时间测定电路。具体来说,通过两个振荡器10和20生成周期差△T的时钟信号CLK1和CLK2,根据该时钟信号CLK1输出发送脉冲SP。接收与发送脉冲SP对应的反射波,输出接收脉冲RP。然后,相位比较器30将时钟信号CLK1与CLK2的相位进行比较,输出同相信号P1,相位比较器40将接收脉冲RP与时钟信号CLK2的相位进行比较,输出同相信号P2。计数器电路50输出同相信号P1之后,对输出同相信号P2期间的时钟信号CLK1进行计数,根据其计数值N与时钟信号CLK1和CLK2的周期差△T来测定发送脉冲SP与接收脉冲RP的时间差τ。
现有技术文献
专利文献1:日本特开2016-119548号公报
专利文献2:日本特开2002-196087号公报
在专利文献1中记载有从CDR(clock data recovery)取得相位差信息这样的内容(参照专利文献1图8的CDR27等)。在制作单元的通信和同步等用的ASIC(ApplicationSpecific Integrated Circuit:专用集成电路)时,准备CDR作为ASIC供应商的IP核,能否取得相位差信息取决于CDR。此外,有时即使从某个CDR取得了相位差信息该CDR也成为瓶颈,未必能通过其他技术或其他ASIC供应商制作相同的ASIC使得移植性低。
作为其他方法,考虑使用DLL(delay-locked loop:延迟锁定环)等模拟电路获得相位差信息,但是同样地移植性低。
此外,在专利文献2中,只通过数字电路来求接收脉冲与CLK1的相位差,由于是每个时钟接收的脉冲,因此虽然能够求出相位差,但是无法将其应用于不是每个时钟出现的同步用的通信数据。
发明内容
因此,本发明的目的在于提供一种具有相位差推定装置的通信设备,其能够通过数字电路求出接收数据的同步数据与处理时钟的相位差。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于发那科株式会社,未经发那科株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710970972.7/2.html,转载请声明来源钻瓜专利网。