[发明专利]一种存储器阵列结构及其参考电流产生方法在审
| 申请号: | 201710885049.3 | 申请日: | 2017-09-26 |
| 公开(公告)号: | CN107591181A | 公开(公告)日: | 2018-01-16 |
| 发明(设计)人: | 杨光军 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
| 主分类号: | G11C16/26 | 分类号: | G11C16/26;G11C16/30 |
| 代理公司: | 上海思微知识产权代理事务所(普通合伙)31237 | 代理人: | 屈蘅 |
| 地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 存储器 阵列 结构 及其 参考 电流 产生 方法 | ||
技术领域
本发明涉及一种非易失存储器技术领域,特别是涉及一种存储器阵列结构及其参考电流产生方法。
背景技术
在半导体存储装置中,电可擦可编程只读存储器(EEPROM)(flash memory)是一种易失性存储器,且属于可擦除可编程只读存储器(Erasable Programmable Read-Only Memory,EPROM)。电可擦可编程只读存储器(EEPROM)的优点是其可针对整个存储器区块进行擦除,且擦除速度快,约需一至两秒。因此,近年来,电可擦可编程只读存储器(EEPROM)已运用于各种消费性电子产品中,例如:数码相机、数码摄影机、移动电话或笔记本电脑等。
现有技术双分离栅闪存阵列结构中参考存储单元一般放置于存储阵列的某一列或某一行。若参考存储单元(ref bitcell)放置于存储阵列的某一列,则结构上一般是和存储单元共用字线而位线不同,读出时,选取同一行的参考存储单元产生参考电流,由于共用字线,编程时参考存储单元会产生编程干扰;若参考存储单元放置于存储阵列的某一行,则结构上一般是和存储单元共用位线的,读出时,选取不同列的参考存储单元产生参考电流,由于共用位线,编程时选中存储单元对应的参考存储单元会产生编程干扰。
发明内容
为克服上述现有技术存在的不足,本发明之目的在于提供一种存储器阵列结构及其参考电流产生方法,以实现一种既可以跟踪字线等电压的变化,也可避免编程串扰的存储器阵列。
为达上述及其它目的,本发明提出一种存储器阵列结构,包括:
第一存储器区块,用于存储数字信息和在第二存储区块的存储单元读出时产生参考电流;
第二存储器区块,用于存储数字信息和在第一存储区块的存储单元读出时产生参考电流;
行译码电路,用于在选定所需存储单元时将对应地址转换为对应行的电压;
字线切换电路,用于在读出时选择被选中存储单元所在存储区块以外的存储区块的参考存储扇区对应列的参考存储单元;
列译码电路,用于在选定所需存储单元时将对应地址转换为对应列的电压。
进一步地,该存储器阵列还包括电荷泵与读出放大器,该电荷泵用于产生存储器操作所需电压;读出放大器用于将存储器的存储信息转换为数字信号。
进一步地,该第一存储器区块包括第一存储器子阵列和第一参考存储扇区。
进一步地,该第二存储器区块包括第二存储器子阵列和第二参考存储扇区。
进一步地,该存储器阵列于读出时,首先选择读出单元,该行译码和列译码电路输出相应电压至被选中存储单元的相关控制脚,然后该字线切换电路选择参考电流产生扇区,最后设置参考电流产生存储单元的工作电压。
进一步地,如果被选中存储单元位于第一存储器区块,则该字线切换电路选择第二参考存储扇区的参考存储单元产生参考电流并将该参考电流连接至该读出放大器的参考电流输入端;如果被选中存储单元位于第二存储器区块,则该字线切换电路选择该第一参考存储扇区的参考存储单元产生参考电流。
进一步地,所述存储器阵列结构为双分离栅闪存阵列结构。
为达到上述目的,本发明还提供一种存储器阵列结构的参考电流产生方法,包括如下步骤:
步骤一,于读出时,选择读出单元,行译码和列译码电路输出相应电压至被选中存储单元的相关控制脚;
步骤二,利用字线切换电路选择参考电流产生扇区;
步骤三,设置参考电流产生存储单元的工作电压。
进一步地,于步骤二中,如果被选中存储单元位于第一存储器区块,则该字线切换电路选择第二参考存储扇区的参考存储单元产生参考电流并将该参考电流连接至该读出放大器的参考电流输入端;如果被选中存储单元位于第二存储器区块,则该字线切换电路选择该第一参考存储扇区的参考存储单元产生参考电流。
进一步地,所述存储器阵列结构为双分离栅闪存阵列结构。
与现有技术相比,本发明一种存储器阵列结构及其参考电流产生方法将参考单元通过选择不同的存储区块实现从列方向移至行方向,通过字线切换电路,使得在列方向不冲突,而字线只有在读操作的时候才通过字线切换电路分开,其它模式常通,同时,通过测试阶段的编程得到存储信息为10的参考存储单元ref bitcell,即在双分离栅结构的存储器的参考存储单元中将一个存储位编程为1而另一个存储位保持擦除状态,既可以跟踪字线等电压的变化,也可避免编程串扰。
附图说明
图1为本发明一种存储器阵列结构的结构示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710885049.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种有机肥的发酵方法
- 下一篇:一种利用耶壳栽培香菇的培养基及其制备方法





