[发明专利]一种基于OTP存储器的低成本高速MCU芯片在审
申请号: | 201710653956.5 | 申请日: | 2017-08-03 |
公开(公告)号: | CN107220210A | 公开(公告)日: | 2017-09-29 |
发明(设计)人: | 万上宏;叶媲舟;涂柏生 | 申请(专利权)人: | 深圳市博巨兴实业发展有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 深圳力拓知识产权代理有限公司44313 | 代理人: | 李伟 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 otp 存储器 低成本 高速 mcu 芯片 | ||
技术领域
本发明涉及一种MCU芯片,具体是一种基于OTP存储器的低成本高速MCU芯片。
背景技术
MCU芯片的运行速度与芯片生产制造时所采用的集成电路生产制程是相关的,当采用更高级的集成电路生产制程时,芯片的运行速度就能够明显地提高,但是需要付出更高的制造成本。当集成电路生产制程是一定的时候,我们会发现,在低成本的OTP型MCU芯片中,MCU芯片的运行速率瓶颈总是在OTP存储器的访问速度上。
发明内容
本发明的目的在于提供一种基于OTP存储器的低成本高速MCU芯片,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:
一种基于OTP存储器的低成本高速MCU芯片,将需要快速执行的指令码从OTP存储器(OTP)中一次性地保存至加速存储器(AC_SRAM),使MCU芯片能够以超越OTP存储器的访问速度上限的速率,加速存储器中读回指令码并且执行相应的指令操作
作为本发明进一步的方案:基于OTP存储器的低成本高速MCU芯片包括时钟模块(CLOCK)、复位模块(RESET)、MCU内核(MCU_CORE)、芯片选项控制单元(OPTION)、OTP存储器(OTP)、程序存储器接口控制模块(PMEM_INTF)、加速存储器(AC_SRAM)、加载控制模块(LD_CTRL)、普通数据存储器(SRAM)、数据存储器接口控制模块(DMEM_INTF),所述MCU内核(MCU_CORE)分别连接程序存储器接口控制模块(PMEM_INTF)、数据存储器接口控制模块(DMEM_INTF)和时钟模块(CLOCK),数据存储器接口控制模块(DMEM_INTF)还分别连接普通数据存储器(SRAM)和加速存储器(AC_SRAM),加速存储器(AC_SRAM)还分别连接程序存储器接口控制模块(PMEM_INTF)和加载控制模块(LD_CTRL),程序存储器接口控制模块(PMEM_INTF)还连接OTP存储器(OTP),OTP存储器(OTP)还连接加载控制模块(LD_CTRL),加载控制模块(LD_CTRL)还连接芯片选项控制单元(OPTION)。
作为本发明再进一步的方案:所述MCU内核(MCU_CORE)还连接复位模块(RESET)。
与现有技术相比,本发明的有益效果是:本发明通过使用将需要快速执行的指令码从OTP存储器中一次性地保存至加速存储器,可以使MCU芯片能够以超越OTP存储器的访问速度上限的速率,从加速存储器中读回指令码并且执行相应的指令操作,从而可以在几乎不影响MCU芯片生产成本的前提下,使MCU芯片能够适用于对处理速度要求更高的使用场合,大大提高MCU芯片的市场竞争力。
附图说明
图1为基于OTP存储器的低成本高速MCU芯片的电气原理图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,本发明实施例中,一种基于OTP存储器的低成本高速MCU芯片,将需要快速执行的指令码从OTP存储器(OTP)中一次性地保存至加速存储器(AC_SRAM),使MCU芯片能够以超越OTP存储器的访问速度上限的速率,加速存储器中读回指令码并且执行相应的指令操作
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博巨兴实业发展有限公司,未经深圳市博巨兴实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710653956.5/2.html,转载请声明来源钻瓜专利网。