[发明专利]一种像素电路及其驱动方法、显示装置在审
申请号: | 201710597325.6 | 申请日: | 2017-07-20 |
公开(公告)号: | CN107146580A | 公开(公告)日: | 2017-09-08 |
发明(设计)人: | 龙跃;刘庭良;青海刚 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/3266 | 分类号: | G09G3/3266;G09G3/3233;G09G3/3208 |
代理公司: | 北京中博世达专利商标代理有限公司11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 像素 电路 及其 驱动 方法 显示装置 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
背景技术
有机电致发光显示(英文名称:Organic Light-Emitting Diode,简称:OLED)面板制造工艺以及使用过程中驱动薄膜晶体管(英文名称:Driving Thin Film Transistor,英文简称:DTFT)的阈值会产生漂移,所以需要对OLED中的每个像素进行阈值补偿,从而消除各像素亮度不均匀的问题。
参照图1所示,现有技术的中一种像素电路包括:7个P型晶体管(T1-T7)、1个存储电容(Cst)以及一个发光器件(OLED),该像素电路通过4个电压信号端(Vref、Vinit、VDD、VSS)和3个扫描信号端(EM、S1、S2)驱动工作。具体的,参照图2所示,其进行阈值补偿的过程为:第一阶段(t1),S1输出低电平,T1和T7导通,S2输出高电平,T2和T4截止,节点N1的电压变为Vinit的电压,节点N2的电压变为Vref的电压,同时Cst两极分别充电;第二阶段(t2),S1输出高电平,晶T1和T7截止,S2输出低电平,T2和T4导通,数据电压端Vdata的电压写入节点N2,同时,VDD的电压通过T3和T2写入节点N1,又因为T3具有阈值电压,所以最终节点N1的电压为VDD的电压与T3的阈值电压的绝对值差值,Cst两极再次分别充电;第三阶段(t3),S1、S2均输出高电平,EM输出低电平,T1、T2、T4、T7截止,T5、T6导通,因此节点N2的电压又变为Vref的电压,节点N1变为浮空状态,Cst又一次充电,且由于在第二阶段时,节点N1与节点N2的电压差为:VDD-|Vth|-Vdata,Cst两极电压发生等势跳变,所以节点N1的电压变为VDD-|Vth|-Vdata+Vref;其中,VDD、Vth、Vdata分别为VDD的电压、T3的阈值电压、Vdata的电压、Vref的电压。在以上三个阶段完成后,T3输出的驱动电流为:
IOLED=1/2K(Vdata-Vref)2;其中,为K工艺常数。
上述驱动电流的公式可知,驱动电流不再受晶体管T3的阈值电压的影响,可以消除各像素亮度不均匀的问题。然而,由上述像素电路的阈值补偿过程可知:在阈值读取过程中存储电容Cst需要进行电压跳变,而在存储电容Cst两极的电压发生等势跳变时,由于电路中的寄生电容的影响还会导致跳变后的电压存在差异,进而影响阈值电压的补偿。
发明内容
本发明的实施例提供一种像素电路及其驱动方法、显示装置,用于减小或消除像素电路读取的阈值电压的误差。
为达到上述目的,本发明的实施例采用如下技术方案:
第一方面,提供一种像素电路,包括:初始化单元、阈值读取单元、储能单元、控制单元、驱动单元以及显示单元;
所述初始化单元连接复位电压端、控制节点以及第一扫描信号端,用于在所述第一扫描信号端的电压的控制下将所述复位电压端的电压输出至所述控制节点;
所述阈值读取单元连接数据电压端、第二扫描信号端、所述控制节点、所述驱动单元的输入端以及所述驱动单元的输出端,用于在所述第二扫描信号端的电压的控制下使所述数据电压端的电压流经所述驱动单元后写入所述控制节点;
所述储能单元连接所述控制节点和所述复位电压端,用于存储所述控制节点的电压;
所述控制单元连接第一电平端、第三扫描信号端以及所述驱动单元的输入端,用于在所述第三扫描信号端的电压的控制下将所述第一电平端的电压输出至所述驱动单元的输入端;
所述驱动单元的控制端连接所述控制节点,用于在所述驱动单元的输入端的电压和所述控制节点的电压的控制下在所述驱动单元的输出端输出驱动电流;
所述显示单元连接第二电平端、所述驱动单元的输出端以及所述第三扫描信号端,用于在所述驱动电流和所述第三扫描信号端的电压的控制下显示灰阶。
可选的,所述初始化单元包括:第一晶体管;
所述第一晶体管的第一极连接所述复位电压端,所述第一晶体管的第二极连接所述控制节点,所述第一晶体管的栅极连接所述第一扫描信号端。
可选的,所述阈值读取单元包括:第二晶体管和第三晶体管;
所述第二晶体管的第一极连接所述控制节点,所述第二晶体管的第二极连接所述驱动单元的输入端,所述第二晶体管的栅极连接所述第二扫描信号端;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710597325.6/2.html,转载请声明来源钻瓜专利网。