[发明专利]时钟校正方法以及电子装置有效
| 申请号: | 201710589540.1 | 申请日: | 2014-07-25 |
| 公开(公告)号: | CN107479623B | 公开(公告)日: | 2020-01-14 |
| 发明(设计)人: | 曹友铭;陈俊良;李承家 | 申请(专利权)人: | 联发科技股份有限公司 |
| 主分类号: | G06F1/08 | 分类号: | G06F1/08;G06F1/324 |
| 代理公司: | 11111 北京市万慧达律师事务所 | 代理人: | 白华胜;王蕊 |
| 地址: | 中国台湾新竹市*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 校正 方法 以及 电子 装置 | ||
1.一种电子装置,包含:
存储控制器,配置以控制存储装置的存取;以及
处理器,配置以执行校正操作从而找出在所述存储装置的第一时钟频率下存储控制器参数的第一设定范围,找出在所述存储装置的第二时钟频率下所述存储控制器参数的第二设定范围,以及根据所述第一设定范围与所述第二设定范围的重叠范围确定所述存储控制器参数的校正设定。
2.如权利要求1所述的电子装置,其特征在于,所述存储控制器参数是数据选通窗口、数据锁存时间或者所述两者。
3.如权利要求1所述的电子装置,其特征在于,配置该处理器进一步找出所述存储装置的数据选通信号与时钟信号之间的偏差值。
4.如权利要求3所述的电子装置,其特征在于,所述存储控制器进一步包含时钟发生器,其中,所述时钟发生器包含:
可控时钟源,配置以生成所述存储装置的时钟信号;以及
跳频控制器,配置以根据所述偏差值控制所述可控时钟源的频率跳变。
5.一种时钟校正方法,包含:
执行校正操作从而找出在存储装置的第一时钟频率下存储控制器参数的第一设定范围;
找出在所述存储装置的第二时钟频率下所述存储控制器参数的第二设定范围;以及
根据所述第一设定范围与所述第二设定范围的重叠范围确定所述存储控制器参数的校正设定。
6.如权利要求5所述的时钟校正方法,其特征在于,所述存储控制器参数是数据选通窗口、数据锁存时间或者所述两者。
7.如权利要求5所述的时钟校正方法,其特征在于,进一步找出所述存储装置的数据选通信号与时钟信号之间的偏差值。
8.如权利要求7所述的时钟校正方法,其特征在于,进一步包含:
配置可控时钟源以生成所述存储装置的时钟信号;以及
根据所述偏差值控制所述可控时钟源的频率跳变。
9.一种存储介质,用于存储程序指令,其中该程序指令在执行时使得电子装置执行如权利要求5-8中任一项的时钟校正方法的操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710589540.1/1.html,转载请声明来源钻瓜专利网。





