[发明专利]一种AMOLED像素驱动电路及像素驱动方法有效
| 申请号: | 201710560854.9 | 申请日: | 2017-07-11 |
| 公开(公告)号: | CN107230451B | 公开(公告)日: | 2018-01-16 |
| 发明(设计)人: | 陈小龙 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
| 主分类号: | G09G3/3233 | 分类号: | G09G3/3233;G09G3/3266 |
| 代理公司: | 深圳翼盛智成知识产权事务所(普通合伙)44300 | 代理人: | 黄威 |
| 地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 amoled 像素 驱动 电路 方法 | ||
1.一种AMOLED像素驱动电路,其特征在于,包括:
第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第六薄膜晶体管、第一电容、第二电容以及有机发光二极管;
所述有机发光二极管的阳极接入电源正电压;所述第二电容的一端接入所述电源正电压,所述第二电容的另一端与所述第一电容的一端电性连接;
所述第五薄膜晶体管的栅极接入第一扫描信号,所述第五薄膜晶体管的源极接入所述电源正电压,所述第五薄膜晶体管的漏极分别与所述有机发光二极管的阴极以及所述第三薄膜晶体管的源极电性连接;
所述第三薄膜晶体管的栅极接入第二扫描信号,所述第三薄膜晶体管的漏极分别与所述第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极连接;
所述第二薄膜晶体管的栅极接入所述第一扫描信号,所述第二薄膜晶体管的源极与所述第二电容和所述第一电容之间的节点电性连接;
所述第一薄膜晶体管的栅极与所述第二电容和所述第一电容之间的节点电性连接,所述第一薄膜晶体管的源极分别与所述第一电容的另一端、所述第四薄膜晶体管的漏极以及所述第六薄膜晶体管的漏极电性连接;
所述第六薄膜晶体管的栅极接入所述第二扫描信号,所述第六薄膜晶体管的源极接入电源负电压;
所述第四薄膜晶体管的栅极接入第三扫描信号,所述第四薄膜晶体管的源极接入数据电压。
2.如权利要求1所述的AMOLED像素驱动电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管以及所述第六薄膜晶体管均为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管以及非晶硅薄膜晶体管中的一种。
3.如权利要求1所述的AMOLED像素驱动电路,其特征在于,所述第一扫描信号、所述第二扫描信号以及所述第三扫描信号均通过外部时序控制器产生。
4.如权利要求1所述的AMOLED像素驱动电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管以及所述第六薄膜晶体管均为N型薄膜晶体管。
5.如权利要求4所述的AMOLED像素驱动电路,其特征在于,所述第一扫描信号、所述第二扫描信号以及所述第三扫描信号相组合,先后对应于初始化阶段、阈值电压存储阶段以及发光显示阶段;
在所述初始化阶段,所述第一扫描信号和所述第二扫描信号都为高电位,所述第三扫描信号为低电位;
在所述阈值电压存储阶段,所述第一扫描信号和所述第三扫描信号都为高电位,所述第二扫描信号为低电位;
在所述发光显示阶段,所述第一扫描信号和所述第三扫描信号都为低电位,所述第二扫描信号为高电位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710560854.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示装置及其驱动方法
- 下一篇:一种像素驱动电路及驱动方法





