[发明专利]一种宽带雷达波形信号产生结构及方法有效

专利信息
申请号: 201710529732.3 申请日: 2017-07-02
公开(公告)号: CN107102299B 公开(公告)日: 2020-11-27
发明(设计)人: 包可佳;唐琦;郭薇 申请(专利权)人: 中国航空工业集团公司雷华电子技术研究所
主分类号: G01S7/02 分类号: G01S7/02
代理公司: 北京航信高科知识产权代理事务所(普通合伙) 11526 代理人: 高原
地址: 214063 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 宽带 雷达 波形 信号 产生 结构 方法
【权利要求书】:

1.一种采用宽带雷达波形信号产生结构产生宽带雷达波形信号的方法,其特征在于,宽带雷达波形信号产生结构包括基带处理器、捷变频收发芯片、电源管理单元及时钟分配单元,基带处理器由FPGA芯片完成,通过SPI总线完成对捷变频芯片的初始化配置,并按要求产生雷达基带信号,通过发射数据端口发送给捷变频芯片,电源管理单元利用稳压器产生基带处理器与捷变频收发芯片所需的电压;

所述方法包括如下步骤,

步骤一:根据宽带雷达信号产生所需的频率、宽带、功率信息,确定捷变频收发芯片内部PLL设置、BLL设置、模拟滤波器带宽、数字半带滤波器抽取率、数字低通滤波器系数、基带采样率、功率设置对应的各项设置,并生成为FPGA配置文件;

步骤二:利用数学软件产生出宽带雷达基带IQ信号对应的频率字,将对应于每个基带采样周期的频率值依次计算出来,并将该频率值归一化至FPGA内DDS核所需的频率字;

步骤三:调用FPGA内DDS的IP核,将该IP核配置为频率可编程,并将IP核的采样率设置为与捷变频收发芯片的基带采样率一致,将计算出的频率字存储在FPGA的RAM中;

步骤四:通电后,利用FPGA内的配置文件,按顺序依次配置捷变频收发芯片的各个内部寄存器,并使能发射通道;

步骤五:FPGA通过外部输入选择产生波形的种类,并对应到具体的频率字存储单元内,当外部周期性触发脉冲到来时,FPGA循环播放该频率字,以完成雷达信号产生。

2.根据权利要求1所述的宽带雷达波形信号产生方法,其特征在于,还包括步骤六:当上位机需大带宽多频点跳频时,预先计算出该频率点对应的频率控制字以及相关的校准信息,并生成对应每个频点的配置信息表,按照配置捷变频收发芯片规定的时序要求将配置信息写入捷变频收发芯片寄存器内,完成雷达信号的大带宽多频点跳频。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业集团公司雷华电子技术研究所,未经中国航空工业集团公司雷华电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710529732.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top