[发明专利]半导体器件有效
申请号: | 201710524822.3 | 申请日: | 2017-06-30 |
公开(公告)号: | CN107919149B | 公开(公告)日: | 2021-04-30 |
发明(设计)人: | 金庚焕;李东郁 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 任静;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 | ||
提供一种半导体器件。半导体器件可以包括输入信息信号发生电路和命令发生电路。输入信息信号发生电路可以被配置为同步于分频时钟信号被输入的时间点来锁存命令。命令发生电路可以被配置为同步于倍频时钟信号来移位锁存的命令的相位以移位命令。
相关申请的交叉引用
本申请要求2016年10月6日提交的申请号为10-2016-0129366的韩国申请的优先权,其通过引用整体合并于此。
技术领域
本公开的实施例总体而言可以涉及一种用倍频时钟信号来移位命令的相位的半导体器件。
背景技术
随着开发以高速度操作的半导体系统,对构成每个半导体系统的半导体器件之间的高数据传输速率(或高带宽的数据通信)的需求已经增加。响应于这种需求,已经提出了各种电路方案以获得串行输入到半导体器件或从半导体器件输出的数据的高传输速率或高带宽。此外,为了获得并行数据,在半导体器件中产生包括不同相位的时钟信号(例如,多相分频时钟信号),并且该时钟信号被用于输入或输出数据。由于根据半导体器件的内部操作的各种延迟,用于控制半导体器件的操作的命令可以被移相。
发明内容
根据实施例,可以提供一种半导体器件。半导体器件可以包括输入信息信号发生电路和命令发生电路。输入信息信号发生电路可以被配置为同步于分频时钟信号被输入的时间点来锁存命令。命令发生电路可以被配置为同步于倍频时钟信号来移位锁存的命令的相位以移位命令。
附图说明
图1是图示根据实施例的半导体器件的配置的框图。
图2是图示包括在图1的半导体器件中的分频电路的配置的框图。
图3是图示包括在图1的半导体器件中的输入信息信号发生电路的配置的框图。
图4是图示包括在图3的输入信息信号发生电路中的编码器的示例的电路图。
图5是图示包括在图3的输入信息信号发生电路中的编码器的另一示例的电路图。
图6是图示根据实施例的包括在半导体器件中的输入信息信号发生电路的操作的图表。
图7是图示包括在图1的半导体器件中的移位电路的配置的框图。
图8是图示包括在图1的半导体器件中的内部命令发生电路的电路图。
图9是图示根据实施例的半导体器件的操作的时序图。
图10是图示根据实施例的半导体器件的配置的框图。
图11是图示包括在图10的半导体器件中的分频电路的配置的框图。
图12是图示包括在图10的半导体器件中的输入信息信号发生电路的配置的框图。
图13是图示根据实施例的包括在半导体器件中的输入信息信号发生电路的操作的图表。
图14是图示包括在图10的半导体器件中的移位电路的配置的框图。
图15是图示包括在图10的半导体器件中的内部命令发生电路的电路图。
图16是图示采用参考图1至图15所述的至少一个半导体器件的电子系统的配置的框图。
具体实施方式
下面将参考附图描述本公开的各种实施例。然而,本文中所描述的实施例仅用于说明的目的,并非意在限制本公开的范围。
各种实施例可以针对移位命令的相位的半导体器件。
参考图1,根据实施例的半导体器件可以包括分频电路10、输入信息信号发生电路20、命令发生电路30以及存储电路40。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710524822.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件
- 下一篇:测试单元阵列的方法及执行其的半导体器件