[发明专利]移位寄存器单元及其驱动方法、栅极驱动电路、显示装置在审

专利信息
申请号: 201710478926.5 申请日: 2017-06-21
公开(公告)号: CN107039017A 公开(公告)日: 2017-08-11
发明(设计)人: 杜瑞芳;曹子君;马小叶;马睿 申请(专利权)人: 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36;G11C19/28
代理公司: 北京中博世达专利商标代理有限公司11274 代理人: 申健
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 单元 及其 驱动 方法 栅极 电路 显示装置
【说明书】:

技术领域

发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置。

背景技术

液晶显示器(Liquid Crystal Display,简称LCD)具有低辐射、体积小及低耗能等优点,被广泛地应用在笔记本电脑、平面电视或移动电话等电子产品中。

现有技术中,通常在液晶显示器中阵列基板的周边设置GOA(Gate Driver on Array,阵列基板行驱动)电路,用于对栅线进行逐行扫描。具体的,在一图像帧内,GOA电路会从上至下或从下至上对栅线进行逐行扫描。以从上直下对栅线进行扫描为例,当对最后一行栅线扫描之后,GOA电路需要从最后一行回到第一行,进入下一图像帧的扫描步骤。为了避免对显示造成影响,上述从最后一行回到第一行的这段时间,需要该GOA电路中任意一个移位寄存器单元均无信号输出,这段时间为消隐时间(Blank)。

然而,在上述消隐时间内,受到GOA电路结构以及其内部晶体管自身耦合电容的影响,使得GOA电路部分节点或者晶体管存储的电荷没有得到充分的释放,这样一来,在上述消隐时间内,会对GOA电路中移位寄存器单元的输出端造成噪声干扰,降低GOA电路的稳定性。

发明内容

本发明的实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,能够降低对GOA电路中移位寄存器单元的输出端造成噪声干扰的几率。

为达到上述目的,本发明的实施例采用如下技术方案:

本发明实施例的一方面,提供一种移位寄存器单元,包括上拉控制模块、上拉模块、下拉控制模块、下拉模块、复位模块以及降噪控制模块;所述上拉控制模块连接信号输入端以及上拉节点,用于在所述信号输入端的控制下,将所述信号输入端的电压输出至所述上拉节点;所述上拉模块连接所述上拉节点、第一时钟信号输入端以及信号输出端,用于将上拉节点的电位进行存储,并在所述上拉节点的控制下将所述第一时钟信号输入端的电压输出至所述信号输出端;所述下拉控制模块连接第二时钟信号输入端、所述上拉节点、下拉节点以及第一电压端,用于在所述第二时钟信号输入端的控制下,将所述第二时钟信号输入端的电压输出至所述下拉节点,或者用于在所述上拉节点的控制下,将所述下拉节点的电压下拉至所述第一电压端的电压;所述下拉模块连接所述下拉节点、所述上拉节点、所述信号输出端以及所述第一电压端,用于在所述下拉节点的控制下,分别将所述上拉节点和所述信号输出端的电压下拉至所述第一电压端的电压;所述复位模块连接复位信号端、所述上拉节点、所述信号输出端以及所述第一电压端,用于在所述复位信号端的控制下,分别将所述上拉节点和所述信号输出端的电压下拉至所述第一电压端的电压;所述降噪控制模块连接降噪控制信号端、所述下拉节点,用于在一图像帧的消隐时间,在所述降噪控制信号端的控制下,将所述降噪控制信号端的电压输出至所述下拉节点。

优选的,所述降噪控制模块由第一晶体管构成;所述第一晶体管的栅极和第一极连接所述降噪控制信号端,第二极与所述下拉节点相连接。

优选的,所述上拉控制模块包括第二晶体管;所述第二晶体管的栅极和第一极连接所述信号输入端,第二极与所述上拉节点相连接。

优选的,所述上拉模块包括驱动晶体管和存储电容;所述驱动晶体管的栅极连接所述上拉节点,第一极连接所述第一时钟信号输入端,第二极与所述信号输出端相连接;所述存储电容的一端连接所述上拉节点,另一端与所述信号输出端相连接。

优选的,所述下拉控制模块包括第三晶体管、第四晶体管、第五晶体管以及第六晶体管;所述第三晶体管的栅极和第一极连接所述第二时钟信号输入端,第二极与所述第四晶体管的栅极相连接;所述第四晶体管的第一极连接所述第二时钟信号输入端,第二极与所述下拉节点相连接;所述第五晶体管的栅极连接所述上拉节点,第一极连接所述第三晶体管的第二极,第二极与所述第一电压端相连接;所述第六晶体管的栅极连接所述上拉节点,第一极连接所述下拉节点,第二极与所述第一电压端相连接。

优选的,所述下拉模块包括第七晶体管和第八晶体管;所述第七晶体管的栅极连接所述下拉节点,第一极连接所述上拉节点,第二极与所述第一电压端相连接;所述第八晶体管的栅极连接所述下拉节点,第一极连接所述信号输出端,第二极与所述第一电压端相连接。

优选的,所述复位模块包括第九晶体管和第十晶体管;所述第九晶体管的栅极连接所述复位信号端,第一极连接所述上拉节点,第二极与所述第一电压端相连接;所述第十晶体管的栅极连接所述复位信号端,第一极连接所述信号输出端,第二极与所述第一电压端相连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710478926.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top