[发明专利]高线性度高速信号缓冲电路有效
申请号: | 201710470078.3 | 申请日: | 2017-06-20 |
公开(公告)号: | CN107204772B | 公开(公告)日: | 2023-08-01 |
发明(设计)人: | 何天长 | 申请(专利权)人: | 成都锐成芯微科技股份有限公司 |
主分类号: | H03M1/06 | 分类号: | H03M1/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610041 四川省成都市高新*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 线性 高速 信号 缓冲 电路 | ||
本发明公开了一种高线性度高速信号缓冲电路,包括输入端、第一场效应管、第二场效应管、与第一场效应管相连的第一电流源、与第二场效应管相连的第二电流源、第三场效应管、与第三场效应管相连的第四场效应管、与第二电流源和第二场效应管相连的第一电容、第二电容及输出端,第一场效应管与第一电流源形成主要缓冲器,第二电流源、第二场效应管、第三场效应管及第四场效应管形成电流补偿子电路,第一电容与第二电容的电容值相等,第一电容为补偿电容,第二电容为负载电容,第二场效应管和第四场效应管采集负载电容的电流的变化,再通过第三场效应管补偿到主要缓冲器,来保证流过第一场效应管的电流不变。本发明电路结构简单,且实现了高线性度。
技术领域
本发明涉及集成电路领域,特别是涉及一种高线性度高速信号缓冲电路。
背景技术
在集成电路的设计中,高速ADC的设计具有相当大的挑战,且高速ADC中模拟前端的信号缓冲器的性能直接决定ADC的性能。
现有的缓冲器根据结构可分为两类:闭环缓冲器与开环缓冲器。其中,闭环缓冲器一般用于带宽低于500kHz的应用中,利用负反馈来获得较高的线性度,但是在保证环路稳定的情况的下环路的带宽很难做高,虽然通过增加功耗可以增加带宽,但是随着功耗的增加获得的带宽越来越有限,所以在信号带宽比较宽的应用中很少出现闭环的缓冲器;开环缓冲器一般用于带宽几兆赫兹到几百兆赫兹的应用中,开环缓冲器获得高线性度比较困难。
因此,有必要提供一种高线性度高速信号缓冲电路。
发明内容
本发明的目的在于克服现有技术的不足,提供一种用于高线性度高速信号缓冲电路,用于高带宽缓冲的集成电路中,通过改进电路结构,进行电流补偿,从而偶的高线性度。
本发明的目的是通过以下技术方案来实现的:一种高线性度高速信号缓冲电路,包括输入端、与所述输入端相连的第一场效应管、与所述输入端相连的第二场效应管、与所述第一场效应管相连的第一电流源、与所述第二场效应管相连的第二电流源、第三场效应管、与所述第三场效应管相连的第四场效应管、与所述第二电流源和所述第二场效应管相连的第一电容、第二电容及输出端,所述第一场效应管与所述第一电流源形成主要缓冲器,所述第二电流源、所述第二场效应管、所述第三场效应管及所述第四场效应管形成电流补偿子电路,所述第一电容与所述第二电容的电容值相等,所述第一电容为补偿电容,所述第二电容为负载电容,所述第二场效应管和所述第四场效应管采集所述负载电容的电流的变化,再通过所述第三场效应管补偿到所述主要缓冲器,来保证流过所述第一场效应管的电流不变。
所述第一场效应管的栅极与所述第二场效应管的栅极共同连接所述输入端,所述第一场效应管的源极与所述第一电流源的一端、所述第三场效应管的漏极、所述第二电容的一端及所述输出端相连。
所述第二场效应管的源极与所述第二电流源的一端及所述第一电容的一端相连,所述第二场效应管的漏极与所述第三场效应管的栅极、所述第四场效应管的栅极及漏极相连。
所述第一电流源的另一端与所述第二电流源的另一端共同连接电源端;所述第一场效应管的漏极、所述第三场效应管的源极、所述第四场效应管的源级、所述第一电容的另一端与所述第二电容的另一端共同连接地端。
所述第一场效应管与所述第二场效应管为P型场效应管,所述第三场效应管与所述第四场效应管为N型场效应管。
本发明的有益效果是:电路结构简单,通过改进电路结构,进行电流补偿,从而实现高线性度高速信号缓冲电路。
附图说明
图1为本发明高线性度高速信号缓冲电路的电路图。
具体实施方式
下面结合附图进一步详细描述本发明的技术方案,但本发明的保护范围不局限于以下所述。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都锐成芯微科技股份有限公司,未经成都锐成芯微科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710470078.3/2.html,转载请声明来源钻瓜专利网。