[发明专利]一种序列脉冲部分上升沿加抖的装置有效

专利信息
申请号: 201710446129.9 申请日: 2017-06-14
公开(公告)号: CN107171657B 公开(公告)日: 2019-06-14
发明(设计)人: 付在明;刘航麟;黄建国;赵贻玖 申请(专利权)人: 电子科技大学
主分类号: H03K5/135 分类号: H03K5/135
代理公司: 成都行之专利代理事务所(普通合伙) 51220 代理人: 温利平
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 序列 脉冲 部分 上升 沿加抖 装置
【权利要求书】:

1.一种序列脉冲部分上升沿加抖的装置,其特征在于,包括:

第一延迟补偿电路,用于接收序列脉冲信号DIN,并对序列脉冲信号DIN进行延迟补偿,使同步电路输出信号的上升沿先于序列脉冲信号DIN到达第一、第二信号截取电路;

同步电路,用于接收序列脉冲信号DIN和门控信号,完成门控信号与序列脉冲信号的同步,得到用于截取序列脉冲的截取信号;

第一截取电路和第二截取电路,均接收经过第一延迟补偿电路延迟补偿后的序列脉冲信号和截取信号,通过截取信号对延迟补偿后的序列脉冲信号进行截取,得到门外信号和门内信号,第一信号截取电路又将门内信号扇出成两路,分别送入上升沿检测电路以及下降沿检测电路;

上升沿检测电路和下降沿检测电路,用于提取门内信号的上升沿信息和下降沿信息,得到窄化上升沿信号和窄化下降沿信号;

地址控制器,对时钟信号和门控使能信号进行延迟处理后将其作为抖动数据加载信号,用于控制抖动数据存储电路将抖动数据送入到延迟电路;

抖动数据存储电路,在抖动数据加载信号的控制下,将携带有抖动数据存储电路固有延迟的抖动数据送入到延迟电路;

延迟电路,用于接收窄化上升沿信号和抖动数据,并在抖动数据加载控制信号的控制下,将抖动数据加载到窄化上升沿信号,再发送给沿合成电路;

头延迟控制电路,用于接收窄化下降沿信号,并进行可控延迟,实现窄化上升沿信号的不同抖动幅度下的负抖动,再发送给沿合成电路;

沿合成电路,将延迟电路和头延迟控制电路发送的信号进行合成,得到包含上升沿信息和下降沿信息的上升沿加抖信号;

第二延迟补偿电路,用于接收门外信号,并对门外信号进行延迟补偿,使门外信号与上升沿加抖信号的总延迟相同,再送入到数据合成电路;

数据合成电路,将上升沿加抖信号和延迟补偿后的门外信号进行异或合成,得到部分上升沿加抖的序列脉冲信号。

2.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述地址控制器的时延与所述抖动数据存储电路的固有时延之和小于时钟周期的一半。

3.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的上升沿检测电路选用一个D触发器,D触发器的D端接高电平,时钟端接上升沿信号;当上升沿到来时,D触发器的Q端输出由低电平变为高电平,并作为D触发器的复位信号,使D触发器输出复位,并由高电平变为低电平,D触发器Q端输出窄化上升沿信号。

4.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的下降沿检测电路选用一个D触发器,D触发器的D端接高电平,时钟端接下降沿信号;当下降沿到来时,D触发器Q端输出由高电平变为低电平,并作为D触发器的复位信号,使D触发器输出复位,并由低电平变为高电平,D触发器Q端输出窄化下降沿信号。

5.根据权利要求1所述的一种序列脉冲部分上升沿加抖的装置,其特征在于,所述的延迟电路选取数控可编程延迟线或模拟电平控制的高精度可控延迟线。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710446129.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top