[发明专利]延迟电路、延迟元件通电及操作方法在审
申请号: | 201710378233.9 | 申请日: | 2017-05-24 |
公开(公告)号: | CN107453736A | 公开(公告)日: | 2017-12-08 |
发明(设计)人: | 穆罕默德·纳摩尔 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03K5/14 | 分类号: | H03K5/14;H03K5/00 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟 电路 元件 通电 操作方法 | ||
技术领域
本发明的实施例一般地涉及半导体技术领域,更具体地,涉及延迟电路、延迟元件通电及操作方法。
背景技术
延迟线包括阵列延迟线(LDL),该延迟线为通过串联延迟元件传送输入信号提供被定义的延迟。阵列延迟线使用延迟元件实施,该延迟元件可被配置为经由控制信号允许输入信号传递至接下来的延迟元件或将输入信号直接连接至反馈路径。对于给定延迟,预定数量的串联延迟元件提供了用于输入信号的正向路径和反馈路径。越过输入信号反馈的串联的点,一系列的串联元件不可用。
在一些方法中,将不可用的延迟元件断电,以降低泄露电流等级。泄露电流是有关使用低阈值电压器件的延迟元件实施方式。可重新配置用于增加的延迟的延迟线包括使先前断电的一个或多个延迟元件通电。在通过延迟线传送输入信号之前,恢复时间被用于允许延迟元件到达可控状态。
发明内容
根据本发明的一方面,提供了一种延迟电路,包括:多个串联延迟元件,响应于控制信号,其中,多个串联延迟元件中的每个延迟元件可被配置为在正向路径上接收输入信号并且在两条反馈路径上反馈所述输入信号;以及控制单元,连接至所述多个串联延迟元件,其中,所述控制单元被配置为:生成所述控制信号中的控制信号的第一子集,以用于限定所述多个串联延迟元件的第一配置;生成所述控制信号中的控制信号的第二子集,以用于使多个串联延迟元件中的延迟元件从断电状态改变为通电状态,同时所述延迟元件被配置为初始化模式;以及生成所述控制信号中的控制信号的第三子集,以用于限定所述多个串联延迟元件的第二配置。
根据本发明的另一方面,提供了一种使多个串联延迟元件中的每个延迟元件通电的方法,所述方法包括:使用控制单元生成控制信号的第一集合;基于所述控制信号的第一集合,通过以下步骤初始化所述延迟元件:将所述延迟元件连接至至少一个电源;将所述延迟元件的正向路径输出接地;配置第一反馈路径输出以接收第一正向路径输入信号;配置第二反馈路径输出以接收第二正向路径输入信号;生成控制信号的第二集合;以及基于所述控制信号的第二集合,配置所述延迟元件以将信号传送至所述多个串联延迟元件中的相邻延迟元件。
根据本发明的又一方面,提供了一种操作延迟元件的方法,所述方法包括:使多个延迟元件的第一子集通电;利用所述多个延迟元件的第一子集将第一输入信号延迟了第一延迟;初始化所述多个延迟元件中的第一延迟元件,所述第一延迟元件与所述多个延迟元件的第一子集分离,初始化所述第一延迟元件包括:使第一延迟元件通电;使所述第一延迟元件的正向路径输出接地;配置第一反馈路径输出以接收第一正向路径输入信号;以及配置第二反馈路径输出以接收第二正向路径输入信号;重新配置所述第一延迟元件以提供第二输入信号的路径;利用所述多个延迟元件的第一子集和所述第一延迟元件将第二输入信号延迟了第二延迟。
附图说明
当结合附图进行阅读时,通过以下详细描述更好地理解本发明的各个方面。应该注意,根据工业中的标准实践,各种部件没有必要按比例绘制。实际上,为了讨论清楚起见,各种部件的尺寸可以任意地增加或减小。
图1是根据一些实施例的用于阵列延迟线的延迟元件的示意图。
图2A至图2E是根据一些实施例的用于包括有信号路径的延迟线的延迟元件的示意图。
图3A至图3C是根据一些实施例的延迟线的示例性配置的框图。
图4是根据一些实施例的使延迟线的延迟元件的通电的方法的流程图。
图5是根据一些实施例的使多个串联延迟元件中的延迟元件的通电的方法的流程图。
图6是根据一些实施例的操作延迟电路的方法的流程图。
图7是根据一些实施例的操作延迟电路的方法的流程图。
具体实施方式
以下公开内容提供了用于实施所提供的主题的部件的不同实施例或实例。以下描述部件和配置的具体实例以简化本发明。当然,这些仅是实例并且不是为了进行限定。例如,在以下描述中,在第二部件上方或上形成第一部件可以包括第一部件和第二部件形成为直接接触的实施例,并且还可以包括附件部件形成在第一部件和第二部件之间,使得第一部件和第二部件不直接接触的实施例。另外,本发明可以在各个实例中重复参考数字和/或字母。该重复是为了简单和清楚的目的,并且其本身并未指出所讨论的各个实施例和/或配置之间的关系。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710378233.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:高频时钟无缝切换电路及其方法
- 下一篇:MOS管驱动电路