[发明专利]一种基于FLASH器件的ID芯片在审
申请号: | 201710301226.9 | 申请日: | 2017-05-02 |
公开(公告)号: | CN107133191A | 公开(公告)日: | 2017-09-05 |
发明(设计)人: | 万上宏;叶媲舟;涂柏生 | 申请(专利权)人: | 深圳市博巨兴实业发展有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 深圳力拓知识产权代理有限公司44313 | 代理人: | 李伟 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 flash 器件 id 芯片 | ||
1.一种基于FLASH器件的ID芯片,其特征在于,所述ID芯片接收外部的通信码,通过在ID芯片内部进行解码并且校对,当校对成功时,将相应要回复的数据通过ID芯片的IO管理模块输出至ID芯片外部,从而完成与ID芯片外部的加密ID过程。
2.根据权利要求1所述的基于FLASH器件的ID芯片,其特征在于,包括FLASH存储器、配置信息管理模块CONFIG、IO管理模块IO_CTRL、ID控制模块ID_CTRL、串行发送模块STX和串行接收模块SRX,IO管理模块IO_CTRL将从芯片外部接收到的串行通信数据rx_di输入到串行接收模块SRX中,串行接收模块SRX将通过对串行通信数据rx_di进行解码,得到解码后的比特流rx_bit,将其输送至ID控制模块ID_CTRL中的串行接收缓存器RX_BUF中,并按顺序进行存储,同时对解码后的比特流rx_bit输送至接收ID控制模块ID_CTRL中的校验模块RX_VRF进行校验,当串行接收模块SRX接收到1个完整的字节时,通过ID控制模块ID_CTRL中的触发串行接收计数器RX_CNT进行累加计数,当串行接收模块SRX从串行通信数据rx_di解码得到通信结束位时,串行接收模块停止工作,同时,接收校验模块RX_VRF完成校验过程,将校验结果信号vrf_result通知ID控制模块ID_CTRL,当校验结果信号vrf_result为低电平无效状态时,ID控制模块ID_CTRL不启动串行发送模块STX,转而通知串行接收模块SRX准备进行下一次接收;当校验结果信号vrf_result为高电平有效状态时,ID控制模块ID_CTRL将进行进一步的校对工作,当ID控制模块ID_CTRL对接收通信码进行校对成功后,将请求FLASH读回相应于所述通信码的回复内容,同时将从FLASH读回的数据输送至串行发送模块STX,并启动发送流程。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博巨兴实业发展有限公司,未经深圳市博巨兴实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710301226.9/1.html,转载请声明来源钻瓜专利网。