[发明专利]栅极驱动电路和栅极驱动电路的驱动方法有效
申请号: | 201710295905.X | 申请日: | 2017-04-28 |
公开(公告)号: | CN106910451B | 公开(公告)日: | 2020-09-29 |
发明(设计)人: | 陈一凡 | 申请(专利权)人: | 昆山龙腾光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 张海英;林波 |
地址: | 215301 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 方法 | ||
1.一种栅极驱动电路,其特征在于,包括:多个级联的驱动单元,每级所述驱动单元均包括预充电模块、上拉模块、复位模块、下拉控制模块和下拉模块;
所述预充电模块的输出端与控制节点电连接,用于对所述控制节点预充电;
所述上拉模块的控制端与所述控制节点电连接,所述上拉模块的输入端与所述驱动单元的第一时钟信号输入端电连接,所述上拉模块的第一输出端与所述驱动单元的第一输出端电连接,用于在所述驱动单元的第一输出端输出扫描信号;
所述复位模块的输出端与所述控制节点电连接,用于拉低所述控制节点的电位;
所述下拉控制模块的第一控制端与所述控制节点电连接,所述下拉控制模块的第二控制端与所述驱动单元的第一控制信号输入端电连接,所述下拉控制模块的输入端与所述驱动单元的第一电平信号输入端电连接;其中,相邻两级驱动单元的第一控制信号输入端输入相反的信号;
所述下拉模块的控制端与所述下拉控制模块的输出端电连接,所述下拉模块的输入端与所述驱动单元的第二电平信号输入端电连接,所述下拉模块的第一输出端与所述控制节点电连接,所述下拉模块的第二输出端与所述驱动单元的第一输出端电连接,所述下拉模块用于下拉本级驱动单元的控制节点和第一输出端的电位;
所述下拉模块的第三输出端与前一级驱动单元的控制节点电连接,所述下拉模块的第四输出端与前一级驱动单元的第一输出端电连接,所述下拉模块还用于下拉前一级驱动单元的控制节点和第一输出端的电位。
2.根据权利要求1所述的电路,其特征在于,所述上拉模块还包括第二输出端,所述下拉模块还包括第五输出端和第六输出端;
所述下拉模块的第五输出端以及所述上拉模块的第二输出端与本级驱动单元的第二输出端电连接,所述下拉模块还用于下拉本级驱动单元的第二输出端的电位;
所述下拉模块的第六输出端与前一级驱动单元的第二输出端电连接,所述下拉模块还用于下拉前一级驱动单元的第二输出端的电位。
3.根据权利要求2所述的电路,其特征在于,所述预充电模块的输入端与前第N级驱动单元的第一输出端电连接,所述预充电模块的控制端与所述前第N级驱动单元的第二输出端电连接;其中,N为整数;
所述预充电模块包括第一晶体管,所述第一晶体管的栅极与所述预充电模块的控制端电连接,所述第一晶体管的第一极与所述预充电模块的输入端电连接,所述第一晶体管的第二极与所述预充电模块的输出端电连接。
4.根据权利要求1所述的电路,其特征在于,所述复位模块包括输入端和控制端;所述复位模块的控制端与后第M级驱动单元的第一输出端电连接,所述复位模块的输入端与本级驱动单元的第二时钟信号输入端电连接,其中M为正整数。
5.根据权利要求4所述的电路,其特征在于,所述复位模块还包括第二晶体管;
所述第二晶体管的栅极与所述复位模块的控制端电连接,所述第二晶体管的第一极与所述复位模块的输入端电连接,所述第二晶体管的第二极与所述复位模块的输出端电连接。
6.根据权利要求2所述的电路,其特征在于,所述上拉模块包括第三晶体管、第四晶体管和第一电容;
所述第三晶体管的栅极与所述上拉模块的控制端电连接,所述第三晶体管的第一极与所述上拉模块的输入端电连接,所述第三晶体管的第二极与所述上拉模块的第一输出端电连接;
所述第四晶体管的栅极与所述上拉模块的控制端电连接,所述第四晶体管的第一极与所述上拉模块的输入端电连接,所述第四晶体管的第二极与所述上拉模块的第二输出端电连接;
所述第一电容的第一极与所述控制节点电连接,所述第一电容的第二极与本级驱动单元的第一输出端电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山龙腾光电股份有限公司,未经昆山龙腾光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710295905.X/1.html,转载请声明来源钻瓜专利网。