[发明专利]基准电压产生电路以及具有该电路的DCDC转换器有效
申请号: | 201710255652.3 | 申请日: | 2017-04-19 |
公开(公告)号: | CN107305400B | 公开(公告)日: | 2020-05-12 |
发明(设计)人: | 河野明大;后藤克也 | 申请(专利权)人: | 艾普凌科有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;马建军 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基准 电压 产生 电路 以及 具有 dcdc 转换器 | ||
本发明提供基准电压产生电路以及具有该电路的DCDC转换器,能够实现电源接通时的起动时间的缩短和耗电的降低。基准电压产生电路具有:带隙基准电路,其在输出节点生成带隙电压;第1电阻元件和第2电阻元件,它们串联连接于输出节点与接地端子之间;第3电阻元件、第4电阻元件和第1开关,它们串联连接于输出节点与接地端子之间;以及第2开关,其一端与生成基准电压的第1电阻元件和第2电阻元件的连接点连接,另一端与第3电阻元件和第4电阻元件的连接点连接,第1电阻元件和第2电阻元件的电阻值之比与第3电阻元件和第4电阻元件的电阻值之比相等,在电源接通时使第1开关和第2开关接通,在基准电压起动后使第1开关和第2开关断开。
技术领域
本发明涉及基准电压产生电路以及具有该基准电压产生电路的DCDC转换器。
背景技术
在最近的电子设备特别是智能手机、便携设备、可穿戴设备等中,为了延长基于电池驱动的产品的动作时间而要求低耗电。
在上述的电子设备中,作为对个人计算机、AP(应用处理器)、存储器及传感器等供电的电源装置,使用开关稳压器、LDO稳压器等DCDC转换器。
需要被输入到用于DCDC转换器的误差放大器等中的基准电压是不易受到电源电压或温度变动的影响的稳定电压,使用能够产生这样的稳定电压的带隙基准电路,生成所需电压值的基准电压。
图4示出根据作为上述带隙基准电路的输出的带隙电压得到期望的电压值的基准电压的电路结构的一例。
图4是现有的基准电压产生电路400的电路图,由带隙基准电路40和输出电路41构成。
带隙基准电路40是一般的电路(例如,参照专利文献1),因此,在此省略说明。
输出电路41具有电阻元件401、402,该电阻元件401、402串联连接于输出由带隙基准电路40生成的带隙电压VBG的输出节点与接地端子之间。通过适当地设定电阻元件401、402的电阻值,能够从电阻元件401、402的连接点得到电阻分压而成的期望的基准电压VREF。
专利文献1:日本特开2010-160700号公报
然而,由于电阻元件本身具有的电容成分以布线的电容等,根据带隙输出通过电阻分压而生成的基准电压达到期望的电压值的时间(起动时间)变长。
而且,在输出电路41中,为了采取噪声对策而优选在生成基准电压VREF的输出端子与接地端子之间设置电容403,但是,该情况下,起动时间变得更长。
对于DCDC转换器,需要即使从输出端子供给到负载的电流从低电流大幅变化到高电流也将效率维持得较高,特别是在用于要求低耗电的设备的情况下,在小负载电流区域内维持高效率非常重要。
在这样的在小负载时要求高效率的DCDC转换器中,需要降低上述基准电压产生电路的耗电。为了降低耗电,需要将电阻元件401、402的电阻值设定得较大。然而却存在如下问题:如果增大电阻元件401、402的电阻值,则基准电压产生电路的起动所需的时间会变得更长,导致直到DCDC转换器的开关动作开始为止的时间变得非常长。
发明内容
本发明正是鉴于上述课题而完成的,其目的在于,提供低耗电且能够在短时间内起动的基准电压产生电路以及具有该基准电压产生电路的DCDC转换器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710255652.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:PMOS功率电晶体线性降压稳压电路
- 下一篇:带隙参考电压产生电路