[发明专利]时钟发生装置、电子电路、集成电路、及电气设备在审
申请号: | 201710223491.X | 申请日: | 2017-04-07 |
公开(公告)号: | CN107305405A | 公开(公告)日: | 2017-10-31 |
发明(设计)人: | 丹羽功 | 申请(专利权)人: | 罗姆股份有限公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12;G01R31/00;G01R23/10 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 章蕾 |
地址: | 日本国京都府京*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 发生 装置 电子电路 集成电路 电气设备 | ||
1.一种时钟发生装置,是使用伴随设置于外部的第1振荡器的振荡而发生的第1时钟信号的时钟发生装置,且具备:
存储器,以在特定的时机存储与所述第1时钟信号的频率相关的信息的方式构成;及
第2振荡器,基于存储于所述存储器的所述信息,发生与所述第1时钟信号具有关联的第2时钟信号。
2.根据权利要求1所述的时钟发生装置,其中
所述特定的时机为所述第1振荡器稳定振荡时。
3.根据权利要求1或2所述的时钟发生装置,其中
所述特定的时机是从所述时钟发生装置的外部的微型计算机接收到指示的时机。
4.根据权利要求1或2所述的时钟发生装置,其
还具备计时器;且
所述特定的时机是所述计时器计时到预先规定的时间的时机。
5.根据权利要求1或2所述的时钟发生装置,其
输出所述第1及第2时钟信号中的任一者。
6.根据权利要求1或2所述的时钟发生装置,其中
所述第2振荡器为包含电压控制振荡器的PLL(Phase Locked Loop)电路,且
所述信息是表示为了发生具有与所述第1时钟信号的频率对应的频率的信号而施加到所述电压控制振荡器的电压的信息。
7.根据权利要求6所述的时钟发生装置,其中
所述电压控制振荡器是
在所述信息存储于所述存储器之前,基于利用所述第1时钟信号实时产生的实时信号发生第3时钟信号;且
在所述信息存储于所述存储器之后,基于所述信息发生所述第2时钟信号。
8.根据权利要求7所述的时钟发生装置,其中
所述实时信号是利用所述第1时钟信号实时产生的电压信号。
9.根据权利要求1或2所述的时钟发生装置,其
还具备检测电路,所述检测电路通过对所述第1及第2时钟信号进行比较,来检测所述第1振荡器的异常。
10.根据权利要求9所述的时钟发生装置,其中
所述检测电路在特定期间内的所述第1及第2时钟信号的上升边缘数之差为2以上的情况下,检测所述第1振荡器的异常。
11.根据权利要求7所述的时钟发生装置,其
还具备检测电路,所述检测电路通过对所述实时信号与基于所述信息的信号进行比较,来检测所述第1振荡器的异常。
12.根据权利要求9所述的时钟发生装置,其中
在由所述检测电路检测到所述第1振荡器的异常的情况下,代替所述第1时钟信号而输出所述第2时钟信号。
13.根据权利要求1或2所述的时钟发生装置,其中
所述信息一旦存储到所述存储器则被固定。
14.根据权利要求1或2所述的时钟发生装置,其中
所述存储器为OTPROM(One Time Programmable Read Only Memory)。
15.根据权利要求1或2所述的时钟发生装置,其中
所述第1及第2时钟信号的频率相同。
16.一种电子电路,具备:
根据权利要求1至15中任一项所述的时钟发生装置;
逻辑电路,与从所述时钟发生装置输出的所述第1或第2时钟信号同步地执行处理;以及
模拟电路及I/O电路,分别与所述逻辑电路连接。
17.一种集成电路,集成着根据权利要求1至15中任一项所述的时钟发生装置。
18.一种电气设备,搭载着根据权利要求1至15中任一项所述的时钟发生装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于罗姆股份有限公司,未经罗姆股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710223491.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有过冲保护的电压源调节器
- 下一篇:电子装置及进水保护方法