[发明专利]带有可编程块和模拟电路控制的集成电路器件有效
申请号: | 201710140057.5 | 申请日: | 2012-12-20 |
公开(公告)号: | CN107092577B | 公开(公告)日: | 2020-11-03 |
发明(设计)人: | 吉恩-保罗·凡尼泰格姆 | 申请(专利权)人: | 赛普拉斯半导体公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;H03M1/00;H01L25/00 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 张瑞;郑霞 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 带有 可编程 模拟 电路 控制 集成电路 器件 | ||
本发明涉及带有可编程块和模拟电路控制的集成电路器件。集成电路器件可以包括多个模拟块,至少第一模拟块包括数据转换器电路,每个模拟块包括耦合至到该集成电路器件的多个外部连接件的可编程切换路径;和多个可编程数字块,至少一个可编程数字块可配置为控制可编程切换路径来将外部连接件通过不同于第一模拟块的模拟块耦合至数据转换器电路。
本申请是申请日为2012年12月20日,申请号为201210556928.9,发明名称为“带有可编程块和模块电路控制的集成电路器件”的申请的分案申请。
技术领域
本公开一般涉及具有可编程块的集成电路器件,更特别地涉及具有固定模拟功能的器件。
背景技术
传统的系统和集成电路器件可以包括模拟功能和数字处理的混合。在一些系统级芯片器件中,可以包括逐次逼近寄存器型数字模拟转换器(SARDAC)以及中央处理单元(CPU)。CPU可以配置SARDAC并且然后从SARDAC接收转换值。如需要,CPU可以根据需要重新配置SARDAC。
这种传统的器件在性能上会具有局限,尤其是在需要高采样频率的情况下。在这种应用中,SARDAC控制会消耗大量的CPU资源。结果,CPU执行其他任务的能力下降,反应延迟会增加,功率消耗会很高。在足够高的频率下,CPU负载会如此之高以至于它不再能完成主要任务。另外,配置器件来响应于如此的高频率会需要更复杂的配置/操作码(即,固件),因此需要额外的存储器资源。
发明内容
本申请还包括以下内容:
1)一种集成电路器件,包括:
多个模拟块,至少第一模拟块包括数据转换器电路,每个模拟块包括耦合至所述集成电路器件的多个外部连接件的可编程切换路径;和
多个可编程数字块,至少一个可编程数字块可配置为控制所述可编程切换路径以将外部连接件通过不同于所述第一模拟块的模拟块耦合至所述数据转换器电路。
2)根据1)所述的集成电路器件,还包括:
耦合至所述至少一个可编程数字块的至少一个处理器元件,所述处理器元件与所述模拟块和所述数字块在相同的基底上形成;和
所述第一模拟块包括定序器电路,该定序器电路配置为独立于所述处理器元件控制所述数据转换器电路。
3)根据2)所述的集成电路器件,还包括:
所述可编程数字块中的至少一个配置为控制所述定序器电路的操作。
4)根据1)所述的集成电路器件,还包括:
所述至少一个模拟块包括多个可编程模拟块,该多个可编程模拟块可配置为响应于配置数据提供不同的模拟功能。
5)根据1)所述的集成电路器件,其中:
所述数据转换器电路包括模拟-数字转换器(ADC)。
6)根据5)所述的集成电路器件,还包括:
ADC定序器电路,其配置为对所述ADC的多个转换结果执行算术-逻辑运算。
7)根据1)所述的集成电路器件,还包括:
功率控制电路;和
配置为在从所述数据转换器电路接收到信号时从低功率模式转变到高功率模式的至少一个处理器元件。
8)一种集成电路器件,包括:
包括数据转换器电路的至少一个模拟块;
耦合至所述数据转换器电路的定序器电路;和
多个可编程数字块;其中
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛普拉斯半导体公司,未经赛普拉斯半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710140057.5/2.html,转载请声明来源钻瓜专利网。