[发明专利]一种每步两位式SAR模数转换器在审
申请号: | 201710084600.4 | 申请日: | 2017-02-16 |
公开(公告)号: | CN106941355A | 公开(公告)日: | 2017-07-11 |
发明(设计)人: | 吴华灵;谭洪舟;陆许明;徐永键;路崇 | 申请(专利权)人: | 广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学 |
主分类号: | H03M1/14 | 分类号: | H03M1/14;H03M1/46 |
代理公司: | 广州粤高专利商标代理有限公司44102 | 代理人: | 林丽明 |
地址: | 528300 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 步两位式 sar 转换器 | ||
1.一种每步两位式SAR模数转换器,其特征在于:包括栅压自举开关电路、信号DAC1、信号DAC2、比较器CP0、比较器CP1、比较器CP2、异步控制电路和编码电路;
其中栅压自举开关电路的一端接入输入信号,栅压自举开关电路的另一端与信号DAC1、信号DAC2的输入端连接;所述信号DAC1的正输出端Vp1分别与比较器CP2的正输入端、比较器CP1的正输入端连接;信号DAC1的负输入端Vn1与比较器CP2的负输入端连接;信号DAC2的正输出端Vp2与比较器CP0的正输入端连接,信号DAC2的负输入端Vn2与比较器CP0的负输入端、比较器CP1的负输入端连接;比较器CP0、比较器CP1、比较器CP2的输出端d0、d1、d2与异步控制电路的数据输入端连接,异步控制电路的数据输出端与编码电路连接,异步控制电路的控制信号输出端A1、控制信号输出端A2分别与信号DAC1、信号DAC2的控制信号接收端连接;
所述栅压自举开关电路用于对输入信号进行采样;
信号DAC1、信号DAC2用于存储每步比较产生的余量电压及产生下一步比较所需的参考电压;
比较器CP0、比较器CP1、比较器CP2用于根据余量电压、参考电压完成模拟信号到数字信号的转换;
异步控制电路用于将比较器CP0、比较器CP1、比较器CP2输出的数字信号传输至编码电路,以及根据比较器CP0、比较器CP1、比较器CP2的比较结果产生信号DAC1、信号DAC2的控制信号,所述控制信号用于控制信号DAC1、信号DAC2产生的参考电压的大小;
编码电路用于对数字信号进行编码,并进行输出。
2.根据权利要求1所述的每步两位式SAR模数转换器,其特征在于:所述栅压自举开关电路包括电容Cb、电容Cs、NMOS管MN1、NMOS管MN2、NMOS管MN3、NMOS管MN4、NMOS管MN5、NMOS管MN6、NMOS管MN7、PMOS管MP1、PMOS管MP2和PMOS管MP3;
其中,NMOS管MN1、PMOS管MP1的栅极接入正向时钟信号Clk,NMOS管MN1的漏极与PMOS管MP1的漏极、PMOS管MP3的栅极连接,NMOS管MN1的源极与电容Cb的一端、NMOS管MN5的漏极连接;PMOS管MP1的源极、PMOS管MP2的漏极、NMOS管MN2的栅极接电源Vdd;PMOS管MP2的源极接PMOS管MP3的源极、电容Cb的另一端;PMOS管MP2的栅极接PMOS管MP3的漏极、NMOS管MN2的源极和NMOS管MN4的栅极;NMOS管MN2的漏极接NMOS管MN3的源极,NMOS管MN3的漏极接地,NMOS管MN3的栅极接反向时钟信号Clk_n;NMOS管MN4的漏极接NMOS管MN3的栅极,NMOS管MN4的栅极接NMOS管MN6、NMOS管MN7的栅极;NMOS管MN4的源极接NMOS管MN5的漏极、NMOS管MN6的源极;NMOS管MN5的源极接地,NMOS管MN5的栅极接反向时钟信号Clk_n;NMOS管MN6的漏极接NMOS管MN7的源极,NMOS管MN7的源极接入输入信号,NMOS管MN7的漏极接信号DAC1、信号DAC2的输入端,NMOS管MN7的漏极通过电容Cs接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学,未经广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学花都产业科技研究院;中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710084600.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电机轴承盖自动钻孔装置
- 下一篇:一种汽车排气管加工用夹具