[发明专利]一种支持硬件虚拟化的系统在审

专利信息
申请号: 201710040030.9 申请日: 2017-01-18
公开(公告)号: CN106874065A 公开(公告)日: 2017-06-20
发明(设计)人: 桑洪波 申请(专利权)人: 北京三未信安科技发展有限公司
主分类号: G06F9/455 分类号: G06F9/455
代理公司: 北京轻创知识产权代理有限公司11212 代理人: 杨立
地址: 100101 北京市朝阳区*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 支持 硬件 虚拟 系统
【权利要求书】:

1.一种支持硬件虚拟化的系统,其特征在于,所述操作系统包括:至少一个虚拟机、宿主机、驱动模块和密码卡,

所述密码卡安装在宿主机中,所述密码卡中设置有DMA读通道和DMA写通道,用于分别控制不同虚拟机的DMA读和DMA写;

所述宿主机用于配置和复位密码卡的数据信息;

所述驱动模块用于接收并处理密码卡与虚拟机之间交互的数据。

2.根据权利要求1所述的一种支持硬件虚拟化的系统,其特征在于,所述每一个虚拟机中均设置有相互独立的控制寄存器阵列和存储器,所述控制寄存器阵列包括地址寄存器、数据读长度寄存器、数据写长度寄存器、DMA传输启动寄存器和DMA传输状态寄存器;所述地址寄存器、数据读长度寄存器、数据写长度寄存器、DMA传输启动寄存器和DMA传输状态寄存器均映射到所对应的虚拟机的存储器空间。

3.根据权利要求2所述的一种支持硬件虚拟化的系统,其特征在于,所述密码卡中设置有与每一个虚拟机相对应且彼此独立的数字存储区,用于存储虚拟机的收发数据。

4.根据权利要求3所述的一种支持硬件虚拟化的系统,其特征在于,所述密码卡中还设置有调度模块,用于当多个虚拟机的DMA读和DMA写并发时,控制不同虚拟机的DMA读和DMA写执行顺序。

5.根据权利要求4所述的一种支持硬件虚拟化的系统,其特征在于,所述密码卡还包括:SOC密码算法芯片、主控芯片和FPGA逻辑芯片,所述SOC密码算法芯片的密码信号输入输出端与主控芯片的密码信号输出输入端连接,主控芯片的逻辑信号输入输出端与FPGA逻辑芯片的逻辑信号输出输入端连接;

所述FPGA逻辑芯片用于嵌入加解密算法,并支持主控芯片的工作状态;

所述主控芯片用于解析密码算法、调度密码算法和读取密钥;

所述SOC密码算法芯片用于当FPGA逻辑芯片资源不足时,辅助支持主控芯片的工作状态。

6.根据权利要求5所述的一种支持硬件虚拟化的系统,其特征在于,所述FPGA逻辑芯片包括PCI接口模块、虚拟模块和密码算法模块,

所述PCI接口模块用于主控芯片与虚拟机之间的数据传输;

所述虚拟模块用于主控芯片访问虚拟机;

所述密码算法模块用于嵌入加解密算法,支持主控芯片的加解密过程。

7.根据权利要求5或6所述的一种支持硬件虚拟化的系统,其特征在于,所述宿主机包括配置模块和复位模块,

所述配置模块用于配置密码卡的数据信息;

所述复位模块用于复位密码卡的数据信息。

8.根据权利要求7所述的一种支持硬件虚拟化的系统,其特征在于,所述驱动模块中配置有负载均衡机制和内存轮询机制,用于收集并打包虚拟机接收的数据信息以及启动DMA数据传输。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京三未信安科技发展有限公司,未经北京三未信安科技发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710040030.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top