[发明专利]用于在非易失性存储器快速(NVMe)控制器的不同网络地址上使能个别的NVMe输入/输出(IO)队列的方法和装置有效
申请号: | 201680067899.6 | 申请日: | 2016-10-03 |
公开(公告)号: | CN108351813B | 公开(公告)日: | 2022-05-24 |
发明(设计)人: | J.P.弗雷彦思;P.C.凯顿;D.B.明特恩;J.E.斯特恩伯格 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/54 | 分类号: | G06F9/54 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张凌苗;申屠伟进 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 非易失性存储器 快速 nvme 控制器 不同 网络地址 上使能个 别的 输入 输出 io | ||
1.一种用于在NVMe(非易失性存储器快速)控制器的不同的网络地址上提供个别的NVMe IO(输入输出或I/O)队列的装置,所述装置包括:
多个后端控制器逻辑,其耦合到多个非易失性存储器设备;以及
一个或多个虚拟控制器目标逻辑,其耦合到多个后端控制器逻辑,用于向多个后端控制器逻辑中的第一后端控制器逻辑传输来自要从主机系统传输的多个输入输出(IO)队列的第一部分的数据,其中所述一个或多个虚拟控制器目标逻辑中的每一个能经由不同的网络地址而被寻址,
其中一个或多个虚拟控制器目标逻辑用于向多个后端控制器逻辑中的第二后端控制器逻辑传输来自多个IO队列的第二部分的数据。
2.如权利要求1所述的装置,其中多个IO队列的第一部分和第二部分中的每个用于包括多个IO队列的大约一半。
3.如权利要求1所述的装置,其中一个或多个虚拟控制器目标逻辑用于向第一后端控制器逻辑和第二后端控制器逻辑两者传输来自管理队列的信息。
4.如权利要求3所述的装置,其中一个或多个虚拟控制器目标逻辑用于基于要从管理队列提供的信息向第一或第二后端控制器逻辑传输一个或多个管理命令。
5.如权利要求1所述的装置,其中目标系统用于包括一个或多个虚拟控制器目标逻辑和以下中的至少一个:第一后端控制器逻辑和第二后端控制器逻辑。
6.如权利要求1所述的装置,其中第一目标系统用于包括来自一个或多个虚拟控制器逻辑的第一虚拟控制器目标逻辑以及第一后端控制器逻辑,其中第二目标系统用于包括来自一个或多个虚拟控制器逻辑的第二虚拟控制器目标逻辑以及第二后端控制器逻辑。
7.如权利要求6所述的装置,其中第一虚拟控制器目标逻辑用于向多个后端控制器逻辑中的第一后端控制器逻辑传输来自多个IO队列的第一部分的数据,其中第二虚拟控制器目标逻辑用于向多个后端控制器逻辑中的第二后端控制器逻辑传输来自多个IO队列的第二部分的数据。
8.如权利要求6所述的装置,其中第一虚拟控制器目标逻辑和第二虚拟控制器目标逻辑用于向第一后端控制器逻辑和第二后端控制器逻辑传输来自管理队列的信息。
9.如权利要求6所述的装置,其中第一目标系统和第二目标系统用于通过一个或多个计算机系统被耦合到主机系统。
10.如权利要求9所述的装置,包括网络交换机逻辑,用于向第一目标系统和第二目标系统传输来自要从主机系统接收的管理队列的信息。
11.如权利要求1所述的装置,其中多个非易失性存储器设备用于包括多个非易失性存储器快速(NVMe)设备。
12.如权利要求1所述的装置,其中非易失性存储器用于包括以下中的一个或多个:纳米线存储器、铁电晶体管随机存取存储器(FeTRAM)、磁阻随机存取存储器(MRAM)、闪存、自旋力矩转移随机存取存储器(STTRAM)、电阻随机存取存储器、字节可寻址3维交叉点存储器、PCM(相变存储器)以及由功率储备支持以在功率故障或功率中断期间保持数据的易失性存储器。
13.如权利要求1所述的装置,进一步包括至少一个网络接口,用于与主机系统传送数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680067899.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:仿真系统和方法
- 下一篇:用于运行多核处理器的方法