[发明专利]用于存储器系统的电压电平检测的设备和方法有效
申请号: | 201680054549.6 | 申请日: | 2016-09-15 |
公开(公告)号: | CN108028068B | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | S.X.迟;E.H.布伊扬 | 申请(专利权)人: | 桑迪士克科技有限责任公司 |
主分类号: | G11C16/30 | 分类号: | G11C16/30;G11C5/14 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 邱军 |
地址: | 美国得*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 存储器 系统 电压 电平 检测 设备 方法 | ||
设备可以包含检测电路,其配置为检测主机时钟线上的主机时钟信号的存在,并且在检测主机时钟信号时检测主机供电电压的电平。检测电路可以基于主机供电电压的所检测的电平将核心调节器配置为在调节模式中或在旁路模式中。此外,非易失性存储器系统的模拟电路的组件可以被划分到不同的供电电压域中,在休眠期间接收一个供电电压的那些组件是有效的而在休眠期间接收不同的供电电压的那些组件是无效的。
发明背景
嵌入式非易失性存储器系统可以从主机接收第一供电电压VCC和第二供电电压VCCQ。不同主机可以供应不同电平的第二供电电源VCCQ。例如,一些主机可以供应3.3伏特或1.8伏特的第二供电电压,而其他主机可以供应1.2伏特的第二供电电压。为了与不同主机和主机可以供应的第二供电电压VCCQ的可能不同的电平兼容,嵌入式非易失性存储器系统已经配置有硬接线配置管脚和/或不同的基板设计,这是昂贵的并且难以逻辑地管理。可以期待可以检测第二供电电压VCCQ的各种电平且不需要附加的配置管脚或不同基板设计的较不昂贵的检测机构。
此外,嵌入式非易失性存储器系统可以包含配置为向核心(core)递送电力和时钟信号的模拟电路,以及进行其他功能。模拟电路可以从与其通信的主机系统来接收供电电压。模拟电路的当前配置可以是稳健(robust)的(即,它们最小地暴露于供电电压的固有噪声),以及与供电电压的当前电平兼容。然而,由于主机技术中的改变,一些主机系统可以供应在低于当前电平的电平处的供电电压。当前模拟电路配置可以不与这些较低的供电电压电平兼容。与不同电平兼容的模拟电路配置是可期待的,不同主机可以将该不同电平处的供电电压供应到模拟电路。
附图说明
并入本说明书并构成本说明书的一部分的附图示出了本发明的各个方面,并且与说明书一起用于解释其原理。只要方便,在整个附图中将使用相同的附图标记来表示相同或相似的元件。
图1是示例电子系统的框图,其包含设备的主机系统和嵌入式多媒体卡(eMMC)系统。
图2是图1的eMMC系统的模拟电路的电路组件的框图,其可以用于将核心供电电压和核心电压稳定信号提供给eMMC系统的核心逻辑电路。
图3是将核心供电电压和核心电压稳定信号供应到eMMC系统的核心逻辑电路的示例方法的流程图。
图4是图1的eMMC系统的各种示例的模拟电路的电路组件和核心逻辑电路的电路组件的示例布置的框图。
图5是以高功率模式和低功率模式配置eMMC系统的模拟电路的组件的示例方法的流程图。
图6是示例布置的框图,在该示例布置中模拟电路的电路组件被包含在单个供电电压域中。
发明内容
以下实施例描述了用于在期望的操作模式下使用主机时钟信号来配置核心调节器的存储器系统、装置以及相关方法。以下的实施例还描述了用于模拟电路布置的存储器系统、装置和相关方法,该模拟电路布置包含多个供电电压域,在该多个供电电压域中可以配置eMMC系统的模拟电路的电路组件。
在第一实施例中,设备可以包含核心逻辑电路、主机时钟检测电路和核心调节器。主机时钟检测电路可以配置为检测主机时钟信号。核心调节器可以配置为接收供电电压,并且基于供电电压将核心供电电压供应到核心逻辑电路。基于主机时钟信号的检测,核心调节器可以配置为将核心供电电压供应为调节的电压或未调节的电压。
在第二实施例中,方法可以包含:采用核心调节器从主机系统接收主机供电电压;采用主机时钟检测电路检测主机时钟线上的主机时钟信号的存在;并且基于检测主机时钟信号的存在,采用核心调节器将核心供电电压作为调节的电压或未调节的电压来供应给核心逻辑电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克科技有限责任公司,未经桑迪士克科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680054549.6/2.html,转载请声明来源钻瓜专利网。