[发明专利]用于刷新储存元件的系统和方法有效
申请号: | 201680015164.9 | 申请日: | 2016-03-11 |
公开(公告)号: | CN107430885B | 公开(公告)日: | 2021-01-22 |
发明(设计)人: | M·塞弗丁;金俊培 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | G11C11/406 | 分类号: | G11C11/406;G11C11/408 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 刷新 储存 元件 系统 方法 | ||
1.一种对存储设备执行刷新操作的方法,包括:
识别耦合到弱存储元件的字线;
将具有不同组偏移的多个字线分组到单个刷新地址上,所述多个字线中的每个字线耦合到对应的弱存储元件;以及
执行对所述单个刷新地址的刷新。
2.根据权利要求1所述的方法,其中所述存储设备包括将特定刷新地址映射到一组字线地址的数据。
3.根据权利要求1所述的方法,其中将所述多个字线分组到所述单个刷新地址上包括:将所述单个刷新地址映射到所述多个字线的多个字线地址。
4.根据权利要求3所述的方法,其中所述单个刷新地址基于存储于一次性可编程存储器中的数据而被映射到所述多个字线地址。
5.根据权利要求1所述的方法,其中所述多个字线中的每个字线比未耦合到弱存储元件的第二字线更频繁地被刷新。
6.根据权利要求5所述的方法,其中所述单个刷新地址的第一刷新率是所述第二字线的第二刷新地址的第二刷新率的两倍。
7.根据权利要求5所述的方法,其中所述多个字线根据第一刷新调度被刷新,所述第一刷新调度独立于用于刷新所述第二字线的第二刷新调度。
8.根据权利要求1所述的方法,其中对所述多个字线中的每个字线的连续刷新之间的持续时间是相同的。
9.根据权利要求1所述的方法,还包括:
基于计数器确定所述单个刷新地址;以及
在确定所述单个刷新地址之后更新所述计数器。
10.根据权利要求1所述的方法,其中所述弱存储元件中的每个弱存储元件具有小于阈值保留时间的数据保留时间。
11.一种设备,包括:
存储器阵列,其包括多行存储元件,每行耦合到特定字线;
存储设备,其被配置为存储标识耦合到弱存储元件的字线的信息;以及
刷新电路,其被配置为:
将具有不同组偏移的多个字线分组到单个刷新地址上,所述多个字线中的每个字线耦合到对应的弱存储元件;以及
执行对所述单个刷新地址的刷新。
12.根据权利要求11所述的设备,其中所述刷新电路被配置为通过将所述单个刷新地址映射到所述多个字线的多个字线地址,来对所述多个字线进行分组,并且其中标识所述字线的所述信息将特定刷新地址映射到一组字线地址。
13.根据权利要求11所述的设备,其中所述多个字线包括所述存储器阵列的第一存储器组的第一字线和所述存储器阵列的第二存储器组的第二字线。
14.根据权利要求11所述的设备,其中所述存储设备包括一次性可编程存储器,其被配置为存储将所述单个刷新地址映射到所述多个字线的多个字线地址的数据。
15.根据权利要求11所述的设备,其中所述刷新电路还被配置为:
将所述多个字线中的第一字线的第一字线地址加载到行地址缓冲器,以及
通过激活第一行选通来锁存所述第一字线地址,
其中对所述单个刷新地址的所述刷新通过以下操作被执行:
激活所述第一字线,以及
当第一字线被激活时,读取第一行存储元件的第一数据,并将所述第一数据写入所述第一行存储元件,并且
其中所述第一行存储元件对应于所述第一字线。
16.根据权利要求15所述的设备,其中所述刷新电路还被配置为:响应于接收到刷新命令来执行所述刷新,其中在接收到所述刷新命令之前所述第一字线地址被锁存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680015164.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储装置、方法及计算系统
- 下一篇:自存储和自恢复非易失性静态随机存取存储器