[实用新型]一种计算机数据处理模块有效

专利信息
申请号: 201621336807.3 申请日: 2016-12-07
公开(公告)号: CN206282274U 公开(公告)日: 2017-06-27
发明(设计)人: 李双金 申请(专利权)人: 河南财经政法大学
主分类号: G06F13/40 分类号: G06F13/40;G06F13/42
代理公司: 北京华仲龙腾专利代理事务所(普通合伙)11548 代理人: 姜庆梅
地址: 450046 河南省郑*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 计算机 数据处理 模块
【权利要求书】:

1.一种计算机数据处理模块,包括同步码检测电路L1、解码电路、接收电路、上行数据输出模块、时钟电路、数据接收模块和同步码检测电路L2,其特征在于,所述同步码检测电路L1分别连接上行输入信号、基准时钟信号、时钟电路和解码电路,时钟电路还分别连接解码电路、接收电路、上行数据输出模块、同步码检测电路L2和数据接收模块,所述解码电路还通过接收电路分别连接上行数据输出模块和下行解码输出模块,上行数据输出模块还连接上行输出,所述同步码检测电路L2还分别连接数据接收模块和下行输入信号,数据接收模块还通过下行解码输出模块连接下行输出。

2.根据权利要求1所述的计算机数据处理模块,其特征在于,所述上行输入信号为芯片PT2262产生的调制信号。

3.根据权利要求1所述的计算机数据处理模块,其特征在于,所述上行输入信号由同步码检测电路L1进行同步码检测。

4.根据权利要求1所述的计算机数据处理模块,其特征在于,由所述接收电路对解码信号做检验接收并对解码信号做定长存储。

5.根据权利要求1所述的计算机数据处理模块,其特征在于,所述同步码检测电路L2对下行输入信号进行同步码检测。

6.根据权利要求1所述的计算机数据处理模块,其特征在于,所述时钟电路采用芯片DS1302。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南财经政法大学,未经河南财经政法大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201621336807.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top