[实用新型]一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器有效
申请号: | 201621276204.9 | 申请日: | 2016-11-25 |
公开(公告)号: | CN206272649U | 公开(公告)日: | 2017-06-20 |
发明(设计)人: | 倪文飞;卞家宁;夏丹;毛飞 | 申请(专利权)人: | 安徽四创电子股份有限公司 |
主分类号: | H04L25/02 | 分类号: | H04L25/02 |
代理公司: | 合肥和瑞知识产权代理事务所(普通合伙)34118 | 代理人: | 王挺 |
地址: | 230088 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 ep4sgx230kf40i4 芯片 设计 小型化 数字 基带 处理器 | ||
1.一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:包括ADC采样电路(10)、数据处理电路(20)、数据发送电路(30),所述ADC采样电路(10)的信号输入端作为本数字基带处理器的输入端,ADC采样电路(10)的信号输出端连接数据处理电路(20)的信号输入端,所述数据处理电路(20)的信号输出端连接数据发送电路(30)的信号输入端;
所述数据处理电路(20)包括FPGA芯片,所述FPGA芯片的型号为美国Altera公司生产的EP4SGX230KF40I4芯片。
2.如权利要求1所述的一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:所述ADC采样电路(10)包括两个彼此相互独立的ADC芯片,每一个所述ADC芯片的两个信号输入端均作为本数字基带处理器的输入端,每一个所述ADC芯片的两个信号输出端均连接数据处理电路(20)的信号输入端。
3.如权利要求2所述的一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:两个所述ADC芯片的信号输入端均通过巴伦变换器连接输入信号,两个所述ADC芯片的信号输出端均通过QDR LVDS电平的方式与数据处理电路(20)的信号输入端相连。
4.如权利要求3所述的一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:所述ADC芯片的型号为美国Texas Instruments公司生产的ADS42LB69芯片。
5.如权利要求3所述的一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:所述数据处理电路(20)的信号输出端通过光纤电平格式与数据发送电路(30)的信号输入端相连。
6.如权利要求5所述的一种基于EP4SGX230KF40I4芯片设计的小型化数字基带处理器,其特征在于:所述数据发送电路(30)包括光模块芯片,所述光模块芯片的型号为中国电子科技集团公司第四十四研究所生产的USOT12F312I芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽四创电子股份有限公司,未经安徽四创电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201621276204.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:便于计算机机房管理的交换机
- 下一篇:一种具有预失真处理的小基站发射机