[发明专利]一种基于全面板的电路自动展开方法有效
申请号: | 201611243087.0 | 申请日: | 2016-12-29 |
公开(公告)号: | CN106650140B | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 张辉;邵雪;张卫卫;徐启迪 | 申请(专利权)人: | 北京华大九天软件有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京德崇智捷知识产权代理有限公司 11467 | 代理人: | 王金双 |
地址: | 100102 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 面板 电路 自动 展开 方法 | ||
一种基于全面板的电路自动展开方法,包括以下步骤将全面板电路缩减成具有特征参数标识的简单电路,书写入电路网表文件,并形成子电路;描述完整的全面板电路;形成全面板电路。本发明的方法,将全面板电路缩减成具有特征参数标识的简单电路,再写到电路网表文件里;仿真器自动识别子电路特征参数并展开成全面板电路,从而大幅提升了仿真速度。
技术领域
本发明涉及平板显示器电路仿真工具领域,具体涉及在平板显示器(FPD)设计EDA工具领域中快捷生成全面板电路的方法。
背景技术
近年来平板显示器作为新一代的显示器得到了快速的发展,主要以液晶显示器为代表。但是全面板电路仿真速度慢,严重制约着全面板电路设计。
首先,目前的全面板电路图都是由工程师手工布局的,电路元件多,连接复杂,工作量大,速度慢,周期长,并且容易出错。其次,全面板电路导出写在文本文件里,然后用仿真器读取并解析完成仿真,由于网表电路复杂,仿真网表过大导致读取解析慢,这样增加了仿真器的仿真时间。
发明内容
为了解决现有技术存在的不足,本发明的目的在于提供一种基于全面板的电路自动展开方法,用于在平板显示器(FPD)设计EDA工具领域中快捷生成全面板电路。
为实现上述目的,本发明提供的基于全面板的电路自动展开方法,包括以下步骤:
(1)将全面板电路缩减成具有特征参数标识的简单电路,书写入电路网表文件,并形成子电路;
(2)描述完整的全面板电路;
(3)形成全面板电路。
进一步地,所述步骤(2),是将全面板的电路规模、电路端口的连接关系记录在特征参数里,描述完整的全面板电路。
进一步地,所述步骤(3),包括以下步骤:
(a)将子电路中含有全面板特征参数的子电路取出;
(b)根据所定义的规模和连接,创造单元;
(c)将创造的单元连接在一起,形成全面板电路。
更进一步地,所定义的规模和连接,包括横向单元数、纵向单元数、单元件横向及纵向的连接关系。
本发明提出一种基于全面板的电路自动展开方法,将全面板电路缩减成具有特征参数标识的简单电路,再写到电路网表文件里;仿真器自动识别子电路特征参数并展开成全面板电路,从而大幅提升了仿真速度。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,并与本发明的实施例一起,用于解释本发明,并不构成对本发明的限制。在附图中:
图1为根据本发明的基于全面板的电路自动展开方法的流程图;
图2为根据本发明的基于全面板的电路自动展开方法的示意图。
具体实施方式
以下结合附图对本发明的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本发明,并不用于限定本发明。
图1为根据本发明的基于全面板的电路自动展开方法的流程图,下面将参考图1,对本发明的基于全面板的电路自动展开方法进行详细描述。
首先,在步骤101,将全面板电路缩减成具有特征参数标识的简单电路,写到电路网表文件里。仿真器自动识别子电路特征参数并展开成全面板电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华大九天软件有限公司,未经北京华大九天软件有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611243087.0/2.html,转载请声明来源钻瓜专利网。