[发明专利]CMOS(互补金属氧化物半导体)图像传感器CIS在审
申请号: | 201611050770.2 | 申请日: | 2016-11-24 |
公开(公告)号: | CN107222693A | 公开(公告)日: | 2017-09-29 |
发明(设计)人: | 赵亦平;叶尚府;张秦豪;李其霖;周国煜;黄乔逸 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H04N5/374 | 分类号: | H04N5/374;H04N5/3745;H04N1/03;H01L27/146 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 路勇 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | cmos 互补 金属 氧化物 半导体 图像传感器 cis | ||
技术领域
本发明实施例涉及传感器领域,更具体的,涉及CMOS(互补金属氧化物半导体)图像传感器CIS。
背景技术
用于智能电话和其它多用途装置中的CMOS(互补金属氧化物半导体)图像传感器(CIS)通常支持各种格式的视频和高分辨率视频,例如30帧每秒(fps)、60fps、120fps、240fps和/或其它帧速率和分辨率下的4k/2160p(3840x2160分辨率)、1080p(1920x1080分辨率)和720p(1280x720分辨率)。归因于CIS读出电路速度、数据发射速度和存储要求的限制,通常从CIS的全帧或选定子帧下取样较高帧速率视频。常见下取样比率包含二分之一垂直、二分之一水平(V:1/2,H:1/2),以及三分之一垂直、三分之一水平(V:1/3,H:1/3),但其它下取样比率是可能的。
当前CMOS图像传感器(CIS)设计使用列并行ADC架构。在下取样读出中,速度(例如帧速率)通常与待读取的行的数目成反比,但与要读取的列的数目不成比例,因为当前CIS包含像素阵列(或像素元件)的列ADC,且因此读取时间受限行(或线)时间和模数转换时间限制,且不受列的数目影响。在下取样读取操作期间,当前CIS仅利用列并行ADC架构的一部分。
在下取样读出操作期间,不读取所述列和所述行的一部分。举例来说,在(V:1/2,H:1/2)下取样中,仅对CIS中的行的一半和列的一半进行取样。在当前CIS设计中,当在下取样操作期间跳过一列时,不使用耦合到跳过的列的列ADC。对于(V:1/2,H:1/2)下取样,当前仅利用列ADC的一半。对于(V:1/3,H:1/3)下取样,当前仅利用列ADC的三分之一。
发明内容
根据本发明实施例的一种CMOS(互补金属氧化物半导体)图像传感器CIS,其包括:像素元件阵列、多个列输出信号路径、列选路矩阵以及多个模/数转换器ADC。像素元件阵列具有多个行和多个列;多个列输出信号路径耦合到像素元件阵列的多个列中的每一者的对应者;列选路矩阵耦合到用于多个列中的每一者的多个列输出信号路径中的每一者;多个模/数转换器ADC耦合到列选路矩阵,其中列选路矩阵在下取样读取操作期间,将至少一个列输出信号路径选路到多个ADC中的每一者。
附图说明
当结合附图阅读时,从以下实施方式最好地理解本发明实施例的各方面。应注意,根据工业中的标准惯例,各种特征不一定按比例绘制。事实上,为了论述清楚起见,可以任意增加或减小各种特征的尺寸。
图1说明根据一些实施例的包含像素阵列的CIS,其具有用于所述阵列中的列的多个列输出信号路径和一列选路矩阵。
图2A说明根据一些实施例的经配置以用于(V:1/2,H:1/2)下取样读取操作的图1的CIS。
图2B说明根据一些实施例的经配置以用于(V:1/3,H:1/3)下取样读取操作的图1的CIS。
图3A说明根据一些实施例的图2A中所说明的列选路矩阵。
图3B说明根据一些实施例的经配置以用于所有像素读取操作的图3A的列选路矩阵。
图3C说明根据一些实施例的经配置以用于(V:1/2,H:1/2)下取样读取操作的图3A的列选路矩阵。
图3D说明根据一些实施例的经配置以用于(V:1/3;H:1/3)下取样读取操作的图3A的列选路矩阵。
图4A说明根据一些实施例的图3A的列选路矩阵的第一列选路电路。
图4B说明根据一些实施例的图4A的第一列选路电路的示意图。
图5A说明根据一些实施例的图3A的列选路矩阵的第二列选路电路。
图5B说明根据一些实施例的图5A的第二列选路电路的示意图。
图6A说明根据一些实施例的图3A的列选路矩阵的第三列选路电路。
图6B说明根据一些实施例的图6A的第三列选路电路的示意图。
图7A说明根据一些实施例的包含2×2像素元件的CIS,其具有多个列输出信号路径和一列选路矩阵。
图7B说明根据一些实施例的经配置以用于(V:1/2,H:1/2)下取样读取操作的图7A的CIS。
图7C说明根据一些实施例的经配置以用于(V:1/3,H:1/3)读取操作的7A的CIS。
图8A说明根据一些实施例的图7A中所说明的CIS的第一列选路矩阵。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611050770.2/2.html,转载请声明来源钻瓜专利网。