[发明专利]一种串联电路及计算设备有效
申请号: | 201611016699.6 | 申请日: | 2016-11-18 |
公开(公告)号: | CN106774758B | 公开(公告)日: | 2019-08-16 |
发明(设计)人: | 张楠赓;陈敏 | 申请(专利权)人: | 杭州嘉楠耘智信息科技有限公司 |
主分类号: | G06F1/26 | 分类号: | G06F1/26;G06F15/17 |
代理公司: | 北京尚伦律师事务所 11477 | 代理人: | 张俊国 |
地址: | 310019 浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 串联 电路 计算 设备 | ||
本发明公开了一种串联电路及计算设备,用以简化部署过程,降低成本。所述电路包括:电源端,位于所述电路一端,用于为与其连接的芯片提供电压;地端,位于所述电路的另一端;第一预设数目个通过连接线串联的所述芯片;其中,所述第一预设数目个芯片中相邻芯片之间连接有通信线;所述通信线还与所述连接线上与所述相邻芯片适配的目标连接点相连接,其中,所述目标连接点处的电压大于或等于所述相邻芯片通信所需的最小电压。采用本发明提供的电路,能够为相邻芯片提供通信所需的电压,且保证了芯片间的电压相同,因而,不需要为每一个芯片都提供辅助电源,也无需大量的信号电平转换装置或稳压器,降低了成本。
技术领域
本发明涉及计算机技术领域,特别涉及一种串联电路及计算设备。
背景技术
随着人工智能、机器学习以及大数据技术领域的发展,对于设备性能要求越来越高,传统的CPU(Central Processing Unit,中央处理器)和GPU(Graphics ProcessingUnit,图形处理器)已经无法满足计算性能的要求,而FPGA(Field -Programmable GateArray,现场可编程门阵列)以其高性能、低功耗、小型化的特性正获得越来越多的重视。
但是,这类芯片这类设备通常部署多颗计算芯片采用并行计算的方式以提高计算性能。随着能耗密度提升,芯片工作电流提升同时,工作电压下降,因此需要采用复杂的变压设计以使其能够在正电压下工作,部署过程复杂,成本较高。
因而,如何通过改善芯片间的电路结构,来简化部署过程,降低成本,是一亟待解决的技术问题。
发明内容
本发明提供一种串联电路及一种计算设备,用以简化部署过程,降低成本。
本发明提供一种串联电路,所述电路包括:
电源端,位于所述电路一端,用于为与其连接的芯片提供电压;
地端,位于所述电路的另一端;
第一预设数目个通过连接线串联的所述芯片;
其中,所述第一预设数目个芯片中相邻芯片之间连接有通信线;
所述通信线还与所述连接线上与所述相邻芯片适配的目标连接点相连接,其中,所述目标连接点处的电压大于或等于所述相邻芯片通信所需的最小电压。
本发明的有益效果在于:通信线与连接线上能够为相邻芯片提供通信电压的连接点相连,从而能够为相邻芯片提供通信所需的电压,且由于该电压直接和连接相邻芯片的通信线连接,因而,保证了芯片间的电压相同;不需要为每一个芯片都提供辅助电源,也无需大量的信号电平转换装置或稳压器,降低了成本。
在一个实施例中,
所述芯片包括:
信号输入端,用于接收上一相邻芯片发送的信号;
信号输出端,用于向下一相邻芯片发送信号。
本实施例的有益效果在于:芯片既包括信号输入端,又包括信号输出端,因而,同一个芯片既能够接收信号,也可以发送信号,进而使串联电路中的芯片都能进行双向通信。
在一个实施例中,
所述信号输出端中包括开漏电路;
所述信号输入端外接下拉电阻。
本实施例的有益效果在于:由于信号输入端外接下拉电阻,输出电压由信号输入端的下拉电阻决定,故可以灵活适应不同的电压范围。
在一个实施例中,
所述芯片的信号输入端包括输入缓冲区,用于接收上一相邻芯片发送的信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州嘉楠耘智信息科技有限公司,未经杭州嘉楠耘智信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611016699.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电子装置与其电力控制方法
- 下一篇:美腿机(一)