[发明专利]一种信号生成方法和装置有效
申请号: | 201610889787.0 | 申请日: | 2016-10-11 |
公开(公告)号: | CN107918443B | 公开(公告)日: | 2020-04-24 |
发明(设计)人: | 蒋建平 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | G06F1/08 | 分类号: | G06F1/08;G06F1/24 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;张天舒 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 信号 生成 方法 装置 | ||
本发明实施例公开了一种信号生成装置,所述信号生成装置与芯片主系统弱耦合,所述装置包括:时钟复位处理单元、配置信号发生单元、信号生成单元、输出单元,其中,所述时钟复位处理单元,用于控制所述信号生成装置的配置和管理;所述配置信号发生单元,用于生成控制信号,所述控制信号包括:时钟控制信号、和/或复位控制信号;所述信号生成单元,用于接收输入的参考信号,根据所述控制信号和所述参考信号生成输出信号;所述输出模块,用于输出所述输出信号至所述芯片主系统。本发明实施例同时还公开了一种信号生成方法。
技术领域
本发明涉及微电子技术领域,尤其涉及一种信号生成方法和装置。
背景技术
随着微电子技术向纳电子技术的快速发展,芯片集成度和复杂度越来越高。为了满足系统芯片更高的主频和更高的数据处理能力,以及终端芯片更低的功耗和更小的有效面积,对于芯片的时钟和复位设计要求越来越高。
现有技术在芯片中,根据芯片外部的参考时钟输入到芯片内的锁相环、时钟关断器件和时钟分频器中,产生芯片各个子系统的工作时钟;复位信号通过外部复位信号输入到芯片内部,根据功能模块实际需要,配置产生芯片各个模块的复位信号。锁相环的配置参数、时钟关断的使能控制信号、时钟分频参数和复位配置信号都是通过芯片主处理器或片外处理器提供。随着芯片集成度越来越高,芯片场景模式越来越多,时钟和复位的配置信息和变化模式也越来越多。芯片的功能复杂度越高会使芯片主处理器或片处理器出现工作异常的可能性提高,从而导致芯片的时钟和复位配置产生异常,影响芯片的功能稳定性。
发明内容
为解决现有存在的技术问题,本发明提供一种信号生成方法和装置,解决了芯片主系统时钟复位稳定性低和不可控制的问题。
本发明的技术方案是这样实现的:
一种信号生成装置,所述信号生成装置与芯片主系统弱耦合,所述装置包括:时钟复位处理单元、配置信号发生单元、信号生成单元、输出单元,其中,
所述时钟复位处理单元,用于控制所述信号生成装置的配置和管理;
所述配置信号发生单元,用于生成控制信号,所述控制信号包括:时钟控制信号、和/或复位控制信号;
所述信号生成单元,用于接收输入的参考信号,根据所述控制信号和所述参考信号生成输出信号;
所述输出模块,用于输出所述输出信号至所述芯片主系统。
进一步地,所述控制信号包括时钟控制信号和/或复位控制信号;
当所述控制信号包括时钟控制信号时,所述信号生成单元,具体用于接收输入的时钟参考信号,将所述时钟参考信号进行倍频处理,根据倍频处理后的时钟参考信号和所述时钟控制信号生成输出信号;
当所述控制信号包括复位控制信号时,所述信号生成单元,具体用于接收输入的复位参考信号,根据所述复位参考信号和所述复位控制信号生成输出信号;
当所述控制信号包括时钟控制信号和复位控制信号时,所述信号生成单元,具体用于接收输入的时钟参考信号和复位参考信号,将所述时钟参考信号进行倍频处理,根据倍频处理后的时钟参考信号和所述时钟控制信号生成输出信号,根据所述复位参考信号和所述复位控制信号生成输出信号。
进一步地,所述时钟控制信号包括:0或者1;
当所述时钟控制信号为1时,所述输出信号为时钟信号,当所述时钟控制信号为0时,所述输出信号为时钟关断信号;
所述复位控制信号包括:0或者1;
当所述复位控制信号为1时,所述输出信号为复位释放信号,当所述复位控制信号为0时,所述输出信号为复位信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610889787.0/2.html,转载请声明来源钻瓜专利网。