[发明专利]一种电子设备及电子设备控制方法有效
| 申请号: | 201610658583.6 | 申请日: | 2016-08-11 |
| 公开(公告)号: | CN106325857B | 公开(公告)日: | 2019-09-20 |
| 发明(设计)人: | 程鸿博 | 申请(专利权)人: | 迈普通信技术股份有限公司 |
| 主分类号: | G06F9/4401 | 分类号: | G06F9/4401;G06F9/445 |
| 代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
| 地址: | 610041 四川省*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储模块 切换信息 读取 电子设备 启动程序 电子设备控制 模块发送 前向切换 导通 断开 升级 复杂可编程逻辑器件CPLD 中央处理器CPU 电子技术领域 配置 更新 | ||
本发明的实施例提供一种电子设备及电子设备控制方法,涉及电子技术领域,能够在CPLD进行升级或更新时使CPU从正常工作的存储模块中读取启动程序,包括:中央处理器CPU、第一存储模块、第二存储模块、复杂可编程逻辑器件CPLD以及切换模块;CPU被配置当CPU上一次读取启动程序的存储模块为第一存储模块时,在CPLD进行升级前向切换模块发送第一切换信息;当CPU上一次读取启动程序的存储模块为第二存储模块时,在CPLD进行升级前向切换模块发送第二切换信息;切换模块被配置为当接收到第一切换信息时,将第一存储模块与CPU导通并将第一存储模块与CPLD断开;当接收到第二切换信息时,将第二存储模块与CPU导通并将第二存储模块与CPLD断开。本发明用于电子设备。
技术领域
本发明涉及电子技术领域,尤其涉及一种电子设备及电子设备控制方法。
背景技术
随着现代半导体工艺技术突飞猛进,中央处理器(英文全称:Central ProcessingUnit,英文简称:CPU)得到了非常广泛的应用,特别在通信类设备中,CPU被用于承担电子设备的管理、控制、数据报文转发等处理任务。在实际使用中,在启动CPU的初始化过程中,CPU需要通过加载指定的启动程序如基本输入输出系统(英文全称:Basic Input/OutputSystem,英文简称:BIOS)程序来实现CPU的初始化。
现有技术中通常将启动程序存储在串行外围设备接口(英文全称:
serial peripheral interface,英文简称:SPI)闪存(英文全称:EEPROMMemoryFlash,英文简称:Flash)中,同时为了保证不会因为SPI-FLASH出现故障导致CPU读取启动程序失败从而使CPU无法启动,通常为CPU配置两个存储有相同启动程序的SPI-FLASH,并且由复杂可编程逻辑器件(英文全称:Complex Programmable Logic Device,英文简称:CPLD)控制把上述两个SPI-FLASH中的一个SPI-FLASH连接至CPU,当上述两个SPI-FLASH中的一个SPI-FLASH出现故障时,CPLD自动控制把上述两个SPI-FLASH中的另一个SPI-FLASH连接至CPU,使CPU能够读取启动程序并成功启动。
虽然上述方案可以在一个SPI-FLASH出现故障时使CPU能够成功读取启动程序,但由于在实际使用中,CPLD常常还用于承担其所在单板上的其它板级管理/控制功能,因此CPLD自身具有代码升级更新的需求,而对CPLD进行代码升级更新需要在CPU已启动前提下进行,同时当CPLD进行代码升级或更新时,CPLD的逻辑会失效,使SPI-FLASH至CPU之间的连接中断。因此若CPLD的代码升级或更新失败,或者升级或更新过程中出现其它严重故障,例如断电,或CPU程序挂死等,当CPU再次启动,此时CPLD逻辑失效,使SPI-FLASH与CPU连接断开,从而导致CPU无法正常启动,需将CPU相关的电子设备返厂进行人工CPLD升级,从而降低了CPU所在电子设备的可靠性,提高了CPU所在电子设备的维护成本。
发明内容
本申请提供一种电子设备及电子设备控制方法,能够在CPLD进行升级或更新时使CPU从正常工作的存储模块中读取启动程序。
第一方面,本发明的实施例提供了一种电子设备,包括:中央处理器CPU、第一存储模块、第二存储模块、复杂可编程逻辑器件CPLD以及切换模块;CPU,被配置当CPU上一次读取启动程序的存储模块为第一存储模块时,在CPLD进行升级前向切换模块发送第一切换信息;当CPU上一次读取启动程序的存储模块为第二存储模块时,在CPLD进行升级前向切换模块发送第二切换信息;切换模块,被配置为当接收到第一切换信息时,将第一存储模块与CPU导通并将第一存储模块与CPLD断开;当接收到第二切换信息时,将第二存储模块与CPU导通并将第二存储模块与CPLD断开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于迈普通信技术股份有限公司,未经迈普通信技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610658583.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种操作管理的方法和装置
- 下一篇:跨引擎调用方法及装置





