[发明专利]存储器系统及其操作方法在审
申请号: | 201610602982.0 | 申请日: | 2016-07-27 |
公开(公告)号: | CN106802769A | 公开(公告)日: | 2017-06-06 |
发明(设计)人: | 边谕俊 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F12/06;G11C16/08 |
代理公司: | 北京路浩知识产权代理有限公司11002 | 代理人: | 张晶,王朋飞 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 系统 及其 操作方法 | ||
相关申请的交叉引用
本发明要求2015年11月25日向韩国知识产权局提交的韩国专利申请10-2015-0165483的优先权,其公开全文作为全部并入本申请。
技术领域
本发明的示例性实施例涉及一种存储器系统,并且更具体地,涉及一种用于将数据处理至存储器装置的存储器系统及其操作方法。
背景技术
计算机环境范式已经转变为能够随时随地使用的普适计算系统。结果,便携电子设备诸如移动电话、数码相机、以及笔记本电脑的使用不断地快速增加。这些便携电子设备一般使用具有一个或多个用于储存数据的、也称作数据存储装置的半导体存储器装置的存储器系统。数据存储器装置可以用作便携电子设备的主存储器装置或者辅助存储器装置。
由于半导体存储器装置不具有活动部件,所以其提供了优秀的稳定性、持久性、高信息存取速度、以及低功耗。数据存储装置的示例包括通用串行总线(USB)存储器装置、具有各种接口的存储卡以及固态驱动器(SSD)。
发明内容
各种实施例涉及一种显示减小的复杂度和操作负荷的存储器系统。存储器系统可以进一步优化一个或多个联合的存储器装置的使用效率并且可以更快速和可靠地将数据处理至一个或多个存储器装置中。
在一个实施例中,一种存储器系统可以包括多个存储器管芯,每个存储器管芯包括多个平面,每个平面包括多个存储块,每个存储块包括多个页面,每个页面包括多个存储器单元;以及控制器,其包括存储器,所述控制器适用于响应于命令在命令操作期间将用于命令操作的用户数据和元数据的段缓冲至所述存储器,并且将缓冲的段存储到包括两个或更多个存储块的超级存储块中。
所述超级存储块可以包括第一存储块和第二存储块,所述第一存储块包括在所述存储器装置的第一存储器管芯的第一平面中。
所述第二存储块可以是包括在所述第一存储器管芯的第一平面中的存储块。
所述第二存储块可以是包括在所述第一存储器管芯的第二平面中的存储块。
所述第二存储块可以是包括在所述存储器装置的第二存储器管芯中的存储块。
存储器可以包括:第一缓冲器,其适用于缓冲所述用户数据的数据段;以及第二缓冲器,其适用于缓冲所述元数据的元段。
所述控制器可以进一步适用于根据单触发编程的大小合并缓冲的数据段,并且适用于将合并的段通过所述单触发编程存储至包括在所述超级存储块中的页面中。
所述控制器可以根据单触发编程的大小合并缓冲的元段,并且然后将合并的段通过所述单触发编程存储至包括在所述超级存储块中的页面中。
所述控制器可以根据单触发编程的大小合并缓冲的数据段和元段,并且然后将合并的段通过所述单触发编程存储至包括在所述超级存储块中的页面中。
当通过单触发编程将所述元段存储至包括在所述超级存储块中的存储块中时,控制器可以交错所述缓冲的元段。
当通过单触发编程将所述缓冲的数据段存储至包括在所述超级存储块中的存储块中时,控制器交错所述缓冲的数据段。
当通过单触发编程将所述缓冲的数据段和元段存储至包括在所述超级存储块中的存储块中时,控制器可以交错所述缓冲的数据段和元段。
在一个实施例中,一种存储器系统的操作方法,该存储器系统包括存储器装置,该存储器装置包括多个存储器管芯,每个存储器管芯包括多个平面,每个平面包括多个存储块,每个存储块包括多个页面,每个页面包括多个存储器单元,所述操作方法可以包括:将用于命令操作的用户数据和元数据的段缓冲至存储器中;以及响应于命令在命令操作期间将缓冲的段存储至包括两个或更多个存储块的超级存储块中。
所述段的缓冲可以包括:将所述段中的所述用户数据的数据段缓冲至第一缓冲器中;以及将所述段中的所述元数据的元段缓冲至第二缓冲器中。
将所述缓冲的段存储至所述超级存储块中可以包括:根据单触发编程的大小合并所述缓冲的段中的数据段;以及通过所述单触发编程将所述合并的段存储至包括在所述超级存储块中的页面中。
将所述缓冲的段存储至所述超级存储块中可以包括:根据单触发编程的大小合并所述缓冲的段中的元段;以及通过所述单触发编程将所述合并的段存储至包括在所述超级存储块中的页面中。
将所述缓冲的段存储至所述超级存储块中可以包括:根据单触发编程的大小合并所述缓冲的段中的数据段和元段;以及通过所述单触发编程将所述合并的段存储至包括在所述超级存储块中的页面中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610602982.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器装置的抹除方法
- 下一篇:存储器系统及其操作方法