[发明专利]一种改变源极金属连线方向的磁性随机存取存储器有效
申请号: | 201610533243.0 | 申请日: | 2016-07-06 |
公开(公告)号: | CN107591477B | 公开(公告)日: | 2020-07-17 |
发明(设计)人: | 陆宇;戴强;李辉辉;孟皓;刘少鹏;刘波 | 申请(专利权)人: | 中电海康集团有限公司;浙江驰拓科技有限公司 |
主分类号: | H01L43/00 | 分类号: | H01L43/00;H01L43/08;H01L27/22;G11C11/02 |
代理公司: | 杭州之江专利事务所(普通合伙) 33216 | 代理人: | 张慧英 |
地址: | 311121 浙江省杭州*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 改变 金属 连线 方向 磁性 随机存取存储器 | ||
本发明涉及一种改变源极金属连线方向的磁性随机存取存储器,该发明提供一种将源极的金属层方向与位线垂直,规避源漏金属连线平行放置时所需要满足金属间的设计规范而牺牲的面积,来提高MRAM存储密度的方法。本发明避免了源漏极金属平行走线,可以基于最小设计规范尺寸,避免了由金属间以及金属和孔之间的最小设计规范而损失的面积。
技术领域
本发明涉及非易失性存储器和半导体领域,尤其涉及一种改变源极金属连线方向的磁性随机存取存储器。
背景技术
当前的MRAM基本采用源极与位线平行,与字线垂直的方式布局走线。此种走线方式能满足工厂工艺平台生产的规范,兼容CMOS晶体管工艺。但源漏极平行走线(与字线垂直)的方法受制于金属线的设计规范。因为源漏极都需要连接同一层金属线走线,因此源漏极CONT必须错开排列,为满足金属线间的设计规范而牺牲了存储器单元面积。通常在的MRAM单元结构中,MOS源极互联并接同电位,漏极连接磁性隧道结(MTJ)并将同一行(位线)互联用以选址,字线(栅极)同一列互联用以选址。源极及漏极(位线)的金属走线为同一方向并与字线垂直,如图1、图2所示。源极与漏极的金属走线平行放置时,因为源漏的CONT都要用第一层金属连线,意味着源漏极的CONT必须错开排列,为满足金属间的设计规范而增加了版图面积。
发明内容
本发明为克服上述的不足之处,目的在于提供一种改变源极金属连线方向的磁性随机存取存储器,此发明将源极的金属走线方向与位线垂直放置,源漏CONT可放在同一条直线上,利用最小设计规范提高MRAM存储单元的密度;本发明规避了源漏金属走线平行放置时所需要满足金属间的设计规范而牺牲的面积,提高了MRAM存储密度。
本发明是通过以下技术方案达到上述目的:一种改变源极金属连线方向的磁性随机存取存储器,包括:有源区、多晶体栅极、后段金属与前段器件连接孔、第一层金属、第二层金属、磁性隧道结、位线;多晶体栅极设于有源区上方,将有源区分为源极与漏极;有源区的漏极通过后段金属与前段器件连接孔与第一层金属相连;所述漏极内带有位线;有源区的源极通过后段金属与前段器件连接孔与第一层金属相连,其中源极连接的第一层金属方向与多晶体栅极设置方向平行,与位线方向垂直;第二层金属通过磁性隧道结连接在第一层金属上方。
作为优选,所述源极连接的第一层金属的方向为水平或竖直中的任意一种。
作为优选,所述的第一层金属、第二层金属带有金属走线。
作为优选,所述金属走线的材质为铜,铝,金,银,钨,钽中的任意一种。
作为优选,所述漏极上的后段金属与前段器件连接孔呈直线放置或错开放置。
作为优选,所述的源极带有源极线。
作为优选,所述的多晶体栅极带有字线。
作为优选,所述源极连接的后段金属与前段器件连接孔的排列与漏极连接的后段金属与前段器件连接孔的排列呈直线或呈错开状态。
本发明的有益效果在于:1)本发明成功规避源极金属走线与位线平行时金属间设计规范所消耗掉的面积;2)有效地提高了数据存储密度,降低了芯片面积;理论上MRAM单元面积可节省28%。
附图说明
图1是背景技术现有MRAM的存储单元版图;
图2是背景技术现有MRAM的三维结构示意图;
图3是本发明MRAM的单元版图示意图1;
图4是本发明MRAM的单元版图示意图2;
图5是本发明MRAM的三维结构示意图;
图6是本发明源极走线的制造工艺示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电海康集团有限公司;浙江驰拓科技有限公司,未经中电海康集团有限公司;浙江驰拓科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610533243.0/2.html,转载请声明来源钻瓜专利网。