[发明专利]像素驱动电路以及具有像素驱动电路的显示装置在审
申请号: | 201610358425.9 | 申请日: | 2016-05-26 |
公开(公告)号: | CN107437401A | 公开(公告)日: | 2017-12-05 |
发明(设计)人: | 赖宠文;林欣桦 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225 |
代理公司: | 深圳市赛恩倍吉知识产权代理有限公司44334 | 代理人: | 汪飞亚 |
地址: | 518109 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 以及 具有 显示装置 | ||
1.一种像素驱动电路,其与三条扫描线和一条数据线电性连接;其特征在于:所述像素驱动电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、有机发光二极管以及存储电容;
所述第一晶体管的栅极与第一扫描线电性连接,漏极与数据线电性连接,源极通过第一结点与第二晶体管的栅极电性连接;
所述第二晶体管的漏极与所述第三晶体管的源极电性连接,源极通过第二结点与所述有机发光二极管的阳极电性连接;
所述第三晶体管的栅极与所述第三扫描线电性连接,漏极与电源线电性连接;
所述第四晶体管的栅极与所述第二扫线电性连接,漏极与所述第二结点电性连接,源极与初始电压电性连接;
所述有机发光二极管的阳极与所述第二晶体管的源极电性连接,阴极与接地端电性连接;
所述存储电容电性连接于所述第二晶体管的栅极和源极之间。
2.如权利要求1所述之像素驱动电路,其特征在于:所述像素驱动电路用于驱动一个像素单元在一帧时间内依次经过重置阶段、电压补偿阶段、写入阶段以及发光阶段;所述写入阶段包括第一写入阶段和第二写入阶段;当所述驱动电路处于所述第一写入阶段,所述第一晶体管和所述第二晶体管处于导通状态,所述第三晶体管和所述第四晶体管处于截止状态;当所述驱动电路处于所述第二写入阶段,所述第二晶体管处于导通阶段,所述第一晶体管、所述第三晶体管以及所述第四晶体管均处于截止状态,以保持所述第二结点的电压不变。
3.如权利要求1所述之像素驱动电路,其特征在于:所述驱动电路还包括所述寄生电容电性连接于所述有机发光二极管阴极和阳极之间。
4.如权利要求1所述之像素驱动电路,其特征在于:所述第二结点的电压利用公式Vofs-Vth+[(Vsig-Vofs)Cs/(Cs+COLED)]计算得出;其中,Vsig为数据线的写入电压,Vofs为数据线的偏置电压,Vth为所述第二晶体管的阈值电压,Cs为所述存储电容的容值,COLED为所述寄生电容的容值。
5.如权利要求2所述之像素驱动电路,其特征在于:所述驱动电路处于重置阶段时,所述第一晶体管、所述第二晶体管、所述第三晶体管以及所述第四晶体管均处于处于导通状态。
6.如权利要求2所述之像素驱动电路,其特征在于:所述驱动电路处于补偿阶段时,所述第一晶体管、所述第二晶体管以及所述第三晶体管均处于导通状态;所述第四晶体管处于处于导通状态。
7.如权利要求2所述之像素驱动电路,其特征在于:所述驱动电路处于发光阶段时,所述第二晶体管和所述第三晶体管均处于导通状态;所述第一晶体管和所述第四晶体管处于处于导通状态。
8.一种显示装置,包括多条相互平行设置的扫描线以及多条相互平行且与所述扫描线正交设置的数据线;所述多条扫描线与所述多条数据线垂直绝缘相交,定义出多个像素单元;每个所述像素单元均对应有一个像素驱动电路;其特征在于:所述像素驱动电路为权利要求1-7中任意一项所述的像素驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610358425.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示装置及动态电压控制器
- 下一篇:手提袋(三)