[发明专利]双摄像头图像解码传输装置在审

专利信息
申请号: 201610269329.7 申请日: 2016-04-27
公开(公告)号: CN105763782A 公开(公告)日: 2016-07-13
发明(设计)人: 许克亮;张银凤;丁杰 申请(专利权)人: 昆山丘钛微电子科技有限公司
主分类号: H04N5/225 分类号: H04N5/225;H04N5/765
代理公司: 昆山四方专利事务所 32212 代理人: 盛建德;李娜
地址: 215300 江苏省苏州*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 摄像头 图像 解码 传输 装置
【说明书】:

技术领域

发明涉及一种双摄像头图像解码传输装置,尤其是一种摄像头图像分辨率更高和传输帧率更快的双摄像头图像解码传输装置。

背景技术

双摄像头在电子产品上的应用越来越成为一种趋势。双摄像头能够满足图像分辨率更高和传输帧率更快、以及同时测试两个高像素和高帧率图像的需求。那么,如何实现双摄像头图像数据的传输问题,成为业界刻不容缓的问题。

发明内容

为了克服上述缺陷,本发明提供一种双摄像头图像解码传输装置,所述双摄像头图像解码传输装置能够解决双摄像头图像数据的传输问题,满足图像分辨率更高和传输帧率更快的要求。

本发明为了解决其技术问题所采用的技术方案是:一种双摄像头图像解码传输装置,包括双摄像头模组、双摄像头模组上的两个MIPI接口、与两个MIPI接口分别连接的两个MIPI电平转换芯片、与两个MIPI电平转换芯片均连接的FPGA芯片以及与FPGA芯片连接的USB3.0主控芯片,所述两个MIPI电平转换芯片之间为并联连接,所述USB3.0主控芯片具有一个能够与应用设备连接的USB3.0接口。

作为本发明的进一步改进,所述USB3.0主控芯片包括一个GPIFII接口,所述GPIFII接口通过编程程序配置成SlaveFIFO双向端口,所述SlaveFIFO双向端口与FPGA芯片连接。

作为本发明的进一步改进,还包括IIC选通器,所述USB3.0主控芯片包括一个IIC接口,所述IIC选通器连接至USB3.0主控芯片的IIC接口上,所述IIC选通器包括至少两个IIC输出端口,所述至少两个IIC输出端口分别与双摄像头模组上的两个IIC接口相连。

作为本发明的进一步改进,所述IIC选通器还包括第三个IIC输出端口,所述第三个IIC输出端口与数字电位计相连,数字电位计的输出通道与给双摄像头模组供电的电源电路相连接。

作为本发明的进一步改进,所述IIC选通器还包括第四个IIC输出端口,所述第四个IIC输出端口与其他IICSlave设备连接。

作为本发明的进一步改进,所述FPGA芯片具有第一IO口,所述第一IO口与电源电路的使能端相连接。

作为本发明的进一步改进,所述FPGA芯片具有第二IO口,所述第二IO口与双摄像头模组相连接。

作为本发明的进一步改进,还包括DDR3外部存储器,所述FPGA芯片具有与DDR3外部存储器连接的第三IO口。

作为本发明的进一步改进,还包括一个具有第一SPI接口的第一SPIFLASH存储单元,所述FPGA芯片与第一SPIFLASH存储单元的第一SPI接口连接。

作为本发明的进一步改进,还包括一个具有第二SPI接口的第二SPIFLASH存储单元,所述USB3.0主控芯片与第二SPIFLASH存储单元的第二SPI接口连接。

本发明的有益效果是:本发明双摄像头图像解码传输装置使用两个MC20901作为MIPI信号接入FPGA芯片的转换芯片,这使得本发明可以同时接入两个MIPI摄像头,因为每个MIPI摄像头都具有一个MIPI时钟通道和1至四个数据通道,所以,本发明双摄像头图像解码传输装置能够同时解码和传输上述两个相同或不相同的具有1至四个数据通道的MIPI摄像头的图像数据,解决了双摄像头图像数据的传输问题,满足了图像分辨率更高和传输帧率更快的要求。

附图说明

图1为本发明双摄像头图像解码传输装置的原理框图。

对照以上附图,作如下补充说明:

1---双摄像头模组2---MIPI电平转换芯片

3---FPGA芯片4---USB3.0主控芯片

5---应用设备6---IIC选通器

7---数字电位计8---电源电路

9---DDR3存储器10---第一SPIFlash存储单元

11---第二SPIFlash存储单元

具体实施方式

一种双摄像头图像解码传输装置,包括双摄像头模组1、双摄像头模组1上的两个MIPI接口11、与两个MIPI接口11分别连接的两个MIPI电平转换芯片2(如MC20901)、与两个MIPI电平转换芯片2均连接的FPGA芯片3(如XC6SLX45)以及与FPGA芯片3连接的USB3.0主控芯片4(如CYUSB3014)。所述两个MIPI电平转换芯片2之间为并联连接,所述USB3.0主控芯片4具有一个能够与应用设备5连接的USB3.0接口。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山丘钛微电子科技有限公司,未经昆山丘钛微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610269329.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top