[发明专利]一种USB-PD PHY电路实现方法有效
申请号: | 201610222634.0 | 申请日: | 2016-04-12 |
公开(公告)号: | CN105786751B | 公开(公告)日: | 2018-11-20 |
发明(设计)人: | 刘圣佳 | 申请(专利权)人: | 深圳驰越科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市福田区滨河大道与益田路交界东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 新型 usb pd phy 电路 实现 方法 | ||
1.一种USB-PD PHY电路实现方法,其特征在于,包括如下步骤:
步骤S201,Preamble侦测;
步骤S202,SOP*侦测;
步骤S203,CRC校验;
步骤S204,5b-4b数据转换和4b-5b数据转换;
步骤S205,BMC解码;
步骤S206,BMC编码;其中,上述实现步骤还需要如下电路配合:USB-PD PHY电路包括单片机,所述单片机还与CC1模块、CC_TXD模块、TX_ENb模块和CC-RXD模块;其中,所述CC1模块与一USB-3.1接口的CC1或CC2线相接;所述CC_TXD模块接所述单片机的CC_TXD I/O端口,所述CC_TXD I/O端口完成USB-PD数据的发送功能,在USB-PD数据接收时所述CC_TXD I/O端口切换到高阻状态;所述TX_ENb模块接单片机的TX_ENb I/O端口,所述TX_ENb I/O端口在USB-PD数据发送时输出低电平,在USB-PD数据接收时切换到高阻状态;所述CC-RXD模块接单片机的CC-RXD I/O端口,所述CC-RXD I/O端口完成USB-PD数据的接收功能;
所述步骤S201,Preamble侦测,具体包括如下子步骤:
步骤S3011,将所述单片机的CC_TXD I/O端口和TX_ENb I/O端口切换到高阻态,所述单片机的CC-RXD I/O端口设置为输入状态并内部下拉;
步骤S3012,设置好单片机的工作状态后CC-RXD I/O持续读取CC-RXD的电平,如果电平发生反转则记下当前电平并开启定时器,定时2/3 UI时间,在2/3 UI时间后再次读取CC-RXD电平,如果两次读取的电平相同,则是一些干扰信号,没有发现Preamble起始,返回到上述持续读取CC-RXD 电平,直到读取的电平和上次的电平不同,说明侦测到了第一个正确的USB-PD的数据位“1”,如此,下一次读取CC-RXD I/O电平如果读到的两次电平相同说明读到了正确的USB-PD的数据“0”,如此反复读取共计64位Preamble。
2.根据权利要求1所述的实现方法,其特征在于,所述步骤S202,具体为:
SOP读取方法如与步骤S3012中的USB-PD的串行数据位读取方法相同。
3.根据权利要求2所述的实现方法,其特征在于,SOP*共计五位,分别列出如下:
Sync-1 11000 Startsynch #1 Sync-2 10001 Startsynch #2
Sync-3 00110 Startsynch #3 RST-1 00111 Hard Reset #1 RST-2 11001 HardReset #2 EOP 01101 EOP End Of Packet。
4.根据权利要求2或3所述的实现方法,其特征在于,
所述步骤S203,具体为:数据包经过CRC-32数据校验,CRC-32多项式为04C1 1DB7h,CRC-32初始值为FFFF FFFFh。
5.根据权利要求4所述的实现方法,其特征在于,
在步骤S204中,5b-4b数据数据和16进制数对应关系如下:
。
6.根据权利要求5所述的实现方法,其特征在于,
步骤S205,具体为,将接收到的USB-PD 5b数据按照表中的对应关系转换为16进制数。
7.根据权利要求5或6所述的实现方法,其特征在于,
步骤S206,具体为,将要发送的16进制数据按照表中的对应关系转换为5b数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳驰越科技有限公司,未经深圳驰越科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610222634.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:计算器应用的数据处理方法和装置
- 下一篇:互连装置和互连的操作方法