[发明专利]驱动电路和显示装置有效

专利信息
申请号: 201610105944.4 申请日: 2016-02-26
公开(公告)号: CN107134264B 公开(公告)日: 2020-08-14
发明(设计)人: 简廷宪;林松君;刘轩辰;詹建廷 申请(专利权)人: 瀚宇彩晶股份有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 北京中誉威圣知识产权代理有限公司 11279 代理人: 王正茂;丛芳
地址: 中国台湾台北市内*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 驱动 电路 显示装置
【权利要求书】:

1.一种驱动电路,其设置在显示装置的显示面板中,所述显示面板具有显示区域与非显示区域,所述驱动电路位于所述非显示区域中,其特征在于,所述驱动电路包含多级移位寄存器电路,且每一级移位寄存器电路包含:

多个薄膜电晶体,每个所述薄膜电晶体包含闸极、至少一个源极及至少一个汲极,所述闸极是由第一金属层形成,且所述源极及所述汲极是由第二金属层形成,其中所述多个薄膜电晶体包含沿着第一方向依序设置的N个薄膜电晶体,所述N个薄膜电晶体的每一个包含一个闸极、两个源极及一个汲极,所述两个源极分别位于所述汲极的相对两侧,其中N为大于或等于2的正整数;

电容,其耦接于所述多个薄膜电晶体的至少一个,所述电容包含第一电极及第二电极,且所述第一电极与所述第二电极的材料包含透明导电材料,其中所述电容的至少部分结构位于所述N个薄膜电晶体中相邻薄膜电晶体之间的间隙;

多个时钟信号线,设置于所述N个薄膜电晶体与所述显示区域之间,其用以提供多个时钟信号至所述多个薄膜电晶体的至少一个,且所述多个时钟信号线是由所述第一金属层形成,其中所述多个时钟信号线是沿着所述第一方向延伸,所述N个薄膜电晶体的每一个的所述两个源极及所述汲极是沿着第二方向延伸,且所述第一方向与所述第二方向的夹角是介于80度至100度之间;以及

第一连接线及第二连接线,由所述第二金属层形成,其中所述N个薄膜电晶体的每一个所述源极的一端是借由所述第一连接线互相耦接,所述第二连接线包含第一部分与第二部分,所述N个薄膜电晶体的每一个所述汲极的一端是借由所述第二连接线的所述第一部分互相耦接,且借由所述第二连接线的所述第二部分朝往所述显示区域延伸以耦接所述多个时钟信号线的其中一个。

2.如权利要求1所述的驱动电路,其特征在于,所述第一方向实质上是与所述第二方向垂直。

3.如权利要求1所述的驱动电路,其特征在于,所述N个薄膜电晶体中的第i-1个薄膜电晶体的闸极、源极及汲极分别电性连接所述N个薄膜电晶体中的第i个薄膜电晶体的闸极、源极及汲极,且所述电容的至少部分结构位于所述第i-1个薄膜电晶体与所述第i个薄膜电晶体之间的间隙,其中i为大于或等于2且小于或等于N的正整数。

4.如权利要求1所述的驱动电路,其特征在于,所述显示面板包含基板,所述驱动电路设置于所述基板上,所述多个时钟信号线的其中一个是借由连接结构与所述第二连接线电性连接,所述连接结构与所述基板的侧边相距至少600微米,其中所述连接结构用于电性连接不同金属层。

5.如权利要求4所述的驱动电路,其特征在于,所述连接结构包含透明导电层,其中所述透明导电层电性连接所述多个时钟信号线的其中一个与所述第二连接线。

6.如权利要求1所述的驱动电路,其特征在于,所述显示面板包含基板,所述驱动电路设置于所述基板上,其中在垂直所述基板的方向上,所述电容与所述多个薄膜电晶体不重叠。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瀚宇彩晶股份有限公司,未经瀚宇彩晶股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201610105944.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top