[发明专利]基于双CPU并行录波存储的故障录波装置有效
申请号: | 201610055505.7 | 申请日: | 2016-01-27 |
公开(公告)号: | CN105548777B | 公开(公告)日: | 2018-07-03 |
发明(设计)人: | 赵小凤;罗建国;程加强;董龙;钟华兰 | 申请(专利权)人: | 成都府河电力自动化成套设备有限责任公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 北京天奇智新知识产权代理有限公司 11340 | 代理人: | 郭霞 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 故障录波装置 电源模块 对时模块 千兆网 双CPU 并行 存储 模拟信号调理模块 时间基准信号 实时采集数据 存储可靠性 运行可靠性 报文格式 隔离模块 数据传输 数据存储 装置运行 工控机 兼容性 开关量 总线 传送 后台 供电 通信 应用 | ||
1.一种基于双CPU并行录波存储的故障录波装置,包括模拟信号调理模块、开关量隔离模块、AD转换模块、对时模块、FPGA模块和电源模块,其特征在于:还包括两个CPU模块,两个所述CPU模块各通过一条独立的千兆网总线与所述FPGA模块进行通信,所述FPGA模块设置有RJ45接口,所述FPGA模块的RJ45接口能够通过千兆网向后台或工控机传送IEC61850-9-2报文格式的实时采集数据,所述对时模块同时为所述AD转换模块、所述FPGA模块和两个所述CPU模块提供时间基准信号,所述电源模块为整个故障录波装置供电;
两个所述CPU模块均包括COME模块、两个千兆网处理器、数据压缩卡、数据存储模块、RJ45接口、USB接口、串口、外接VGA接口和人机交互接口,所述COME模块内置CPU处理器及DDR存储器,两个所述CPU模块之间设置有人机交互接口转换电路,所述人机交互接口转换电路连接有显示器、指示灯、键盘和鼠标,两个所述CPU模块均能够与调度主站和调度子站进行通信;
所述COME模块同时与两个所述千兆网处理器、所述数据压缩卡、所述数据存储模块、所述USB接口、所述串口、所述外接VGA接口和所述人机交互接口相连接,两个所述千兆网处理器和所述数据压缩卡均通过PCIE总线与所述COME模块连接,其中一个所述千兆网处理器与所述FPGA模块连接,另一个所述千兆处理器与所述CPU模块内的RJ45接口相连,所述数据存储模块通过SATA总线与所述COME模块连接。
2.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述FPGA模块设置有两个千兆网接口,两个所述CPU模块分别与所述FPGA模块的两个千兆网接口通过千兆网总线连接。
3.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述数据存储模块包括一个电子盘和两个硬盘,所述电子盘用于存储故障录波装置的操作系统和应用程序,两个所述硬盘分别用于存储暂态数据和稳态数据。
4.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述对时模块向所述COME模块发送时间基准信号。
5.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:两个所述CPU模块的人机交互接口通过所述人机交互接口转换电路连接。
6.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述DDR存储器的容量大于等于4GB。
7.根据权利要求1所述的基于双CPU并行录波存储的故障录波装置,其特征在于:所述COME模块中的CPU处理器采用低功耗双核四线程处理器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都府河电力自动化成套设备有限责任公司,未经成都府河电力自动化成套设备有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610055505.7/1.html,转载请声明来源钻瓜专利网。