[发明专利]时钟电路及其传输时钟信号的方法有效
| 申请号: | 201610041841.6 | 申请日: | 2016-01-21 |
| 公开(公告)号: | CN106992770B | 公开(公告)日: | 2021-03-30 |
| 发明(设计)人: | 杨胜利;黄兴 | 申请(专利权)人: | 华为技术有限公司 |
| 主分类号: | H03K5/15 | 分类号: | H03K5/15 |
| 代理公司: | 北京龙双利达知识产权代理有限公司 11329 | 代理人: | 王君;肖鹂 |
| 地址: | 518129 广东*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 电路 及其 传输 信号 方法 | ||
1.一种时钟电路,其特征在于,包括缓冲模块、N个第一多路选择器和N个门控时钟单元,N为正整数;
所述缓冲模块包括一个输入端和N个输出端,所述缓冲模块用于增强所述输入端接收到的时钟信号的驱动能力,并从所述N个输出端输出增强驱动能力后的所述时钟信号,所述缓冲模块的所述N个输出端与所述N个门控时钟单元的数据端一一连接;
所述N个第一多路选择器的输出端与所述N个门控时钟单元的使能端一一连接,每个所述第一多路选择器用于根据地址输入端接收的逻辑选择信号,选择从输出端输出第一数据输入端接收的门控逻辑信号或第二数据输入端接收的分频逻辑信号,所述门控逻辑信号用于使得所述门控时钟单元输出或暂停输出所述门控时钟单元的数据端接收到的时钟信号,所述分频逻辑信号用于使得所述门控时钟单元输出分频后的时钟信号;
每个所述门控时钟单元用于根据使能端从对应的第一多路选择器的输出端接收的分频逻辑信号或门控逻辑信号以及数据端从所述缓冲模块的输出端接收的时钟信号,从输出端输出时钟信号。
2.根据权利要求1所述的时钟电路,其特征在于,所述缓冲模块包括M个缓冲器,M为正整数,M≥N,所述M个缓冲器形成具有一个根节点和N个叶子节点的树形时钟结构,所述根节点与每个所述叶子节点间的路径长度相等;
位于所述根节点位置的缓冲器的输入端为所述缓冲模块的所述输入端,位于所述N个叶子节点位置的N个缓冲器的输出端为所述缓冲模块的所述N个输出端。
3.根据权利要求1或2所述的时钟电路,其特征在于,所述时钟电路还包括第二多路选择器;
所述第二多路选择器的输出端与所述缓冲模块的输入端连接;所述第二多路选择器用于根据地址输入端接收的时钟选择信号,选择从输出端输出第一数据输入端接收的时钟源信号或第二数据输入端接收的测试时钟信号;
所述缓冲模块的输入端具体用于接收从所述第二多路选择器的输出端输出的所述时钟源信号或所述测试时钟信号;
每个所述门控时钟单元用于在所述第二多路选择器选择从输出端输出所述测试时钟信号时,根据所述测试使能端接收的测试逻辑信号、数据端从所述缓冲模块的输出端接收的测试时钟信号,从每个所述门控单元的输出端输出时钟信号;和用于在所述第二多路选择器选择从输出端输出所述时钟源信号时,根据所述使能端从对应的所述第一多路选择器的输出端接收的分频逻辑信号或门控逻辑信号以及数据端从所述缓冲模块的输出端接收的时钟源信号,从每个所述门控单元的输出端输出时钟信号。
4.根据权利要求1或2所述的时钟电路,其特征在于,每个所述门控时钟单元为集成门控时钟单元ICGC。
5.根据权利要求2所述的时钟电路,其特征在于,所述树形时钟结构为H型时钟网络结构。
6.根据权利要求5所述的时钟电路,其特征在于,所述H型时钟网络使用高层金属。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610041841.6/1.html,转载请声明来源钻瓜专利网。





