[发明专利]影像感测器及使用其的影像撷取装置有效
申请号: | 201610021035.2 | 申请日: | 2016-01-13 |
公开(公告)号: | CN106973245B | 公开(公告)日: | 2019-10-22 |
发明(设计)人: | 叶梅昭 | 申请(专利权)人: | 原相科技股份有限公司 |
主分类号: | H04N5/369 | 分类号: | H04N5/369;H04N5/225 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 章侃铱;李昕巍 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 影像 感测器 使用 撷取 装置 | ||
1.一种影像感测器,耦接于一模拟数字转换器阵列,其中该模拟数字转换器阵列包括多个比较器,其特征在于,该影像感测器包括:
一影像感测阵列,用以撷取一影像数据,该影像感测阵列包括多个像素,其中该影像感测阵列支援一滚动快门机制与一全局快门机制;
一电压供应阵列,耦接于该模拟数字转换器阵列,包括多个电压供应电路,用以提供一拟设电压;
其中,于一自动校正期间,该电压供应阵列提供该拟设电压至该模拟数字转换器阵列,且所述多个比较器根据该拟设电压执行一自动校正功能;在所述多个比较器完成该自动校正功能后,该影像感测阵列输出该影像数据至该模拟数字转换器阵列,接着该模拟数字转换器阵列将该影像数据转换成数字化的该影像数据;
其中,该模拟数字转换器阵列还包括:
多个计数器,所述多个计数器各自耦接于所述多个比较器的输出端,所述多个计数器的计数值随着时间而增加,在完成该自动校正功能后,所述多个比较器各自进入一比较模式;于一第一比较期间,该影像感测阵列逐列提供该影像数据的一部分至该模拟数字转换器阵列,接着所述多个比较器各自将该影像数据与一斜波电压做比较,并输出一第一比较结果至对应的计数器,所述多个计数器再根据所述多个第一比较结果调整所述多个计数值。
2.如权利要求1所述的影像感测器,其特征在于,所述多个计数器的输出端耦接于一影像处理电路,且该影像处理电路根据所述多个计数器输出的计数值判断数字化的该影像数据的灰阶值。
3.如权利要求2所述的影像感测器,其特征在于,当该第一比较结果指示该斜波电压低于该影像数据,所述多个计数器停止计数,并输出目前的计数值至该影像处理电路。
4.如权利要求3所述的影像感测器,其特征在于,于一第二比较期间,该影像感测阵列重置各像素的浮动扩散区,并逐列提供一参考电压至该模拟数字转换器阵列,接着所述多个比较器各自将该参考电压与该斜波电压做比较,并输出一第二比较结果至对应的计数器;当该第二比较结果指示该斜波电压低于该参考电压,所述多个计数器停止计数,并输出目前的计数值至该影像处理电路。
5.如权利要求4所述的影像感测器,其特征在于,该影像处理电路根据所述多个计数器于该第一比较期间与该第二比较期间内提供的计数值分别计算该影像数据的灰阶值以及该参考电压的灰阶值,接着该影像处理电路将该影像数据的灰阶值与该参考电压的灰阶值相减,以获得真实的影像的灰阶值。
6.如权利要求1所述的影像感测器,其特征在于,所述多个比较器的数量对应于该影像感测阵列的行数,且该影像感测阵列中同一行的所述多个像素耦接于同一个比较器。
7.如权利要求1所述的影像感测器,其特征在于,该影像感测阵列为一CMOS影像感测阵列。
8.如权利要求1所述的影像感测器,其特征在于,所述多个像素分别为一3T结构、一4T结构或一5T结构。
9.如权利要求1所述的影像感测器,其特征在于,该电压供应电路包括:
多个遮光像素,分别耦接于所述多个比较器,用以提供该拟设电压至所述多个比较器;
其中,所述多个遮光像素的感光元件被遮蔽,使得所述多个遮光像素的浮动扩散区的电压稳定,接着所述多个遮光像素根据所述多个浮动扩散区提供稳定的该拟设电压。
10.如权利要求9所述的影像感测器,其特征在于,所述多个遮光像素分别为一3T结构、一4T结构或一5T结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于原相科技股份有限公司,未经原相科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201610021035.2/1.html,转载请声明来源钻瓜专利网。