[发明专利]两部分电气连接器有效
| 申请号: | 201580063802.X | 申请日: | 2015-11-23 |
| 公开(公告)号: | CN107077176B | 公开(公告)日: | 2021-03-30 |
| 发明(设计)人: | S.黄;B-T.李 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F1/18 | 分类号: | G06F1/18;G06F13/28;G06F13/40;G06F13/42;H01R12/70;H01R12/71;H01R12/72;H01R13/502;H05K1/02;H05K3/36 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 张健;郑冀之 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 部分 电气 连接器 | ||
1.一种包括存储器系统的主板,所述主板包括:
中央处理单元(CPU)底座;
电气耦合至CPU底座的存储器总线;
第一存储器连接器,具有第一多个电气接触件,并且所述第一多个电气接触件中的至少一个电气接触件具有6mm或更大的短截线长度;以及
两部分存储器连接器的底部连接器,所述底部连接器包括总线连接器,所述总线连接器被结构化成电气耦合至存储器总线且包括第二多个电气接触件,并且所述底部连接器被结构化成接收顶部连接器,所述顶部连接器能够在所述顶部连接器内接收存储器模块,所述第二多个电气接触件中的至少一个电气接触件具有小于3mm的有效电气短截线长度。
2.根据权利要求1所述的包括存储器系统的主板,其中,底部连接器包括被结构化成耦合至顶部连接器的机械接口的机械接口。
3.根据权利要求2所述的包括存储器系统的主板,其中,当顶部连接器耦合至底部连接器时,在顶部连接器的插槽与底部连接器的总线连接器之间形成电气路径。
4.根据权利要求1所述的包括存储器系统的主板,其中,电气接触件中的所述至少一个具有在2.25mm和2.75mm之间的有效电气短截线长度。
5.一种制作包括存储器系统的主板的方法,所述方法包括:
在主板上形成存储器总线;
将被结构化成接收存储器模块的第一存储器连接器附接到主板的存储器总线,所述第一存储器连接器包括其中至少一个接触件具有6mm或更大的有效短截线长度的接触件集合;以及
将两部分存储器连接器的底部部分附接到主板的存储器总线,所述底部部分包括接触件集合,并且接触件中的至少一个具有小于3mm的有效电气短截线长度。
6.根据权利要求5所述的制作包括存储器系统的主板的方法,其中,将两部分存储器连接器的底部部分附接到主板的存储器总线包括附接两部分存储器连接器的包括接触件集合的底部部分,所述接触件集合中的至少一个接触件具有在2.25mm和2.75mm之间的有效电气短截线长度。
7.根据权利要求5所述的制作包括存储器系统的主板的方法,进一步包括将两部分存储器连接器的顶部部分附接到底部部分。
8.根据权利要求7所述的制作包括存储器系统的主板的方法,进一步包括将第二存储器模块插入到顶部部分中。
9.一种在数据总线上发送数据信号的方法,包括:
生成数据信号;
将具有信号的数据总线驱动到设置于数据总线上的第一存储器连接器中的第一存储器,所述第一存储器连接器包括其中至少一个接触件具有6mm或更大的有效短截线长度的接触件集合;以及
与将具有数据信号的数据总线驱动到第一存储器同时,将具有数据信号的数据总线驱动到安装于数据总线的两部分存储器连接器的底部连接器,所述两部分存储器连接器的底部部分包括其中至少一个接触件具有小于3mm的有效电气短截线长度的接触件集合。
10.根据权利要求9所述的在数据总线上发送数据信号的方法,进一步包括:
将顶部连接器附接到底部连接器;以及
将第二存储器附接到顶部连接器。
11.根据权利要求10所述的在数据总线上发送数据信号的方法,其中,将顶部连接器附接到底部连接器包括将顶部连接器机械和电气耦合至底部连接器。
12.根据权利要求9所述的在数据总线上发送数据信号的方法,其中,两部分存储器连接器的底部部分包括接触件集合,其中的至少一个接触件具有2.25mm和2.75mm之间的有效电气短截线长度。
13.一种制作包括存储器系统的主板的设备,包括用于执行根据权利要求5至8中任一项所述的方法的步骤的装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201580063802.X/1.html,转载请声明来源钻瓜专利网。





