[实用新型]一种基于串行数据传输的背板有效
申请号: | 201521018801.7 | 申请日: | 2015-12-09 |
公开(公告)号: | CN205247380U | 公开(公告)日: | 2016-05-18 |
发明(设计)人: | 胡秀芝;苏位峰;卫三民;殷晓刚 | 申请(专利权)人: | 中国西电电气股份有限公司;北京西电华清科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 李宏德 |
地址: | 710075*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 串行 数据传输 背板 | ||
1.一种基于串行数据传输的背板,其特征在于,包括串行背板总线、 CPU板和多个电路板,
所述背板上设置总线控制器和总线开关;
所述CPU板和电路板分别通过串行背板总线连接背板,CPU板用于处 理多个电路板之间信号;每一个电路板上安装有总线驱动器和总线接口芯 片;
所述总线开关根据总线控制器的指令选择电路板之间的数据传输路径。
2.根据权利要求1所述的基于串行数据传输的背板,其特征在于,至少 包括一个CPU板。
3.根据权利要求1所述的基于串行数据传输的背板,其特征在于,所述 总线开关采用可编程逻辑器件。
4.根据权利要求1所述的基于串行数据传输的背板,其特征在于,所述 电路板为采样板、通讯板、IO板、存储板或光纤板。
5.根据权利要求1所述的基于串行数据传输的背板,其特征在于,所述 CPU板采用DSP或ARM芯片。
6.根据权利要求1所述的基于串行数据传输的背板,其特征在于,所述 总线控制器包括编码器、解码器、发送数据缓冲器、接收数据缓冲器和主控 制单元;
所述解码器的输入端通过串行背板总线连接至CPU板,输出端连接至 接收数据缓冲器输入端;
所述接收数据缓冲器的输出端连接至主控制单元的输入端,主控制单元 的输出端连接至解码器控制端;
所述发送数据缓冲器的输出端连接至编码器的输入端,编码器的输出端 通过串行背板总线连接至总线开关,编码器的控制端连接至主控制单元输出 端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国西电电气股份有限公司;北京西电华清科技有限公司,未经中国西电电气股份有限公司;北京西电华清科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201521018801.7/1.html,转载请声明来源钻瓜专利网。